帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 產品 /
MIPS推出32位元處理器
核心支援Multi-CPU SOC設計

【CTIMES/SmartAuto 張慧君報導】   2002年05月14日 星期二

瀏覽人次:【1548】

半導體業界標準32/64位元微處理器架構及核心設計廠商-MIPS Technologies 近日宣佈推出新的32-bit可合成核心,支援結合多重CPU核心的最佳化SOC設計。新興的multi-CPU SOC趨勢,是為了滿足快速成長中的下一代寬頻和網路設備之頻寬需求。新的MIPS32 M4K核心為設計師提供更高效能與彈性,以達到更高系統產能同時有效控制矽晶成本。其提供的彈性和可編程能力,讓這些設備能夠隨著協定規範或市場需求的變化而藉由軟體升級方式擴充功能。M4K核心應用包括data plane處理和深層嵌入式控制處理器、網路儲存、住家閘道、set-top box和智慧型行動設備。

The Linley Group首席分析師Linley Gwennap表示:「Multi-CPU SOC是滿足先進網路設備之高頻寬需求的必要元件。現代IC製程科技能夠輕易地在一顆單晶片上支援許多CPU,其問題在於這些複雜設計的連接與除錯。M4K核心為這項問題提供一個高效率的解決方案,並維護其與業界標準MIPS指令集和工具鏈之間的相容性。」

MIPS表示,M4K核心的典型時脈速率超過300-MHz,而功率消耗僅為0.10 mW/MHz,核心尺寸約0.3 mm2(0.13-micron製程)。它具備程式碼壓縮功能以減少記憶體需求,並且是第一個結合去年10月發表之MIPS32架構強化的核心。這些強化包括bit filed instructions(簡化封包資訊處理)、向量岔斷(以降低岔斷延遲)和多重暫存器(提供更快速的context switching)。

該公司表示,Multi-CPU設計發揮該核心的高速cacheless SRAM介面和使用者定義的指令集延伸,以建立具備高度區別性的功能和最佳化效能,並支援簡易的multi-CPU模擬和除錯。對網路應用而言,M4K核心在control plane相容於MIPS-based 64-bit處理器,讓網路系統設計者擁有更大彈性以配置data plane和control plane處理器的功能,大幅強化處理效率。

關鍵字: MIPS  Linley Gwennap  系統單晶片 
相關產品
國民技術採用MIPS處理器開發行動支付解決方案
MIPS科技加入瑞薩電子的SoC合作夥伴計畫
MIPS科技攜手Gameloft將HD遊戲帶到平板電腦中
MIPS將多螢幕消費者體驗帶到MIPS-Based平台
Axis採用MIPS處理器核心開發新款網路攝影機
  相關新聞
» 數智創新大賽助力產學接軌 鼎新培育未來AI智客
» 豪威集團與飛利浦合作開發車內駕駛健康監測解決方案
» 格斯科技與筑波科技合作進行高階電池檢測
» Crucial擴展DDR5 Pro電競記憶體產品組合 為遊戲玩家提供更快速度
» 奧迪導入恩智浦UWB產品組合 實現免持汽車門禁
  相關文章
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8B341X5NYSTACUKI
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw