帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
M31高速傳輸IP於台積電5奈米製程完成矽驗證
 

【CTIMES/SmartAuto 籃貫銘 報導】   2024年09月29日 星期日

瀏覽人次:【869】

M31日前宣布,其ONFi5.1 I/O IP於台積電5奈米(N5)製程平台上完成矽驗證,同時3奈米ONFi6.0 IP也已進行至開發階段。

M31的ONFi5.1 I/O IP在數據傳輸速度上的效能尤為突出,藉由台積電5奈米製程技術,該IP成功達到了3600MT/s的傳輸速率,已達ONFi5.1規範的峰值性能。此高效能傳輸速率不僅能大幅提升數據存取速度,對於大數據處理和密集運算環境中的系統效能更有顯著貢獻。

此外,M31的ONFi5.1 I/O IP不僅在速度上具備優勢,還整合了多項先進設計技術,以確保信號傳輸的穩定性和電源管理的完整性。透過創新的設計架構,該IP能夠有效降低延遲並提升數據傳輸的可靠性,進一步提升整體存儲系統的效能與穩定性。同時,更具備先進的電源管理技術,能實現最佳的能源使用效率,並延長存儲設備的使用壽命。此設計不僅確保了高效能的運行,更能大幅降低功耗,滿足市場對低功耗高效能解決方案的需求。

M31總經理張原熏表示:「我們很榮幸能在台積電OIP生態系統論壇上推出最新的5奈米ONFi5.1 I/O IP,展現M31持續致力於引領先進半導體技術應用,並滿足全球存儲市場日益增長的需求。5奈米製程矽驗證的成功,進一步印證了我們推動技術創新和實現商業價值的能力,未來,我們將持續推動包括ONFi6.0在內的下一代技術發展,致力於提供全球市場頂尖的數據存儲解決方案。」

台積電設計建構管理處負責人Dan Kochpatcharin表示:「台積電持續與M31等OIP生態系統夥伴密切合作,透過我們最先進的製程技術,協助客戶加速創新並提升系統效能。透過這樣的深度合作,我們能夠提供更具競爭力的設計方案,幫助客戶實現下一代SoC的高效能設計。」

關鍵字: M31 
相關新聞
M31與高塔半導體合作 開發65奈米SRAM和ROM記憶體
M31攜手台積電5奈米製程 發表MIPI C/D PHY Combo IP
M31推出PCI-SIG認證PCIe 5.0 PHY IP 攜手InnoGrit推進PCIe 5.0世代
M31驗證完成7奈米ONFI 5.1 I/O IP 佈局全球AI大數據儲存
M31發表台積電N12e製程低功耗IP 推動AIoT創新
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
» 光通訊成長態勢明確 訊號完整性一測定江山
» 分眾顯示與其控制技術
» 新一代Microchip MCU韌體開發套件 : MCC Melody簡介


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.13.58.207.196
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw