账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
奈米时代IC设计瓶颈多 尚待业界克服
 

【CTIMES / SMARTAUTO ABC_1 报导】    2003年10月01日 星期三

浏览人次:【2736】

据工商时报报导,台积电营销副总经理胡正大、新思科技台湾分公司总经理叶瑞斌及威盛电子副总特助陈耀皇,在「电子设计自动化及测试设计研讨会」中,共同针对半导体制程技术迈向90奈米时代对摩尔定律发展的难题与技术瓶颈提出讨论,与会人士咸认为显影技术、设计验证、可测试性、漏电流管理、及封装技术等问题,都有待进一步的研发成果突破。

胡正大指出,随着芯片上线路的线宽及复杂度日益增加,现在IC设计过程中,用于设计验证(verification)的比重已越来越高,据估计目前高阶IC设计超过五成的时程用于验证。而在复杂度增高的世代中,最早的IC设计就需考虑其可测试性(testability),亦是一项挑战。

叶瑞斌表示,对于IC设计产业将逐渐走向SoC(系统化芯片)的时刻,许多议题都尚待克服,包括显影技术、光罩成本、及设计验证等。他举例,根据记忆所及,台积电的光罩价格在0.18微米时代,一套光罩约需35万美元,到了0.13时代就超过50万美元,等到90奈米时代更是要上百万美元的天价。

陈耀皇则预测,因为IC讯号传输所造成的延迟等问题,将来可能会衍生到封测端去解决,因此覆晶式(flip chip)封装技术明年会大量使用在高阶ASIC设计上。至于英特尔曾说SoC已死,部份业界人士看好SiP(系统级封装)的未来发展,陈耀皇认为现在论断其生死似乎过早,未来端视成本高低才能一决胜负。

相关新闻
2024杜塞道夫玻璃暨光电展登场 实践玻璃天下创新转型
思科助凯基证券打造准确稳定且安全的智慧金控系统
AWS:企业应透过生成式AI进行「安全的创新」
台湾应用材料启动「应材苗懂计画」 共组「半导体科普教育联盟」
大联大世平集团携手NXP持续深耕工业物联网产业
comments powered by Disqus
相关讨论
  相关文章
» 让6G主动创造新价值 提供通讯产业应用机会
» AI世代的记忆体
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» 使用SIL 2元件设计功能安全的SIL 3类比输出模组


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK85T6G2YEISTACUK3
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw