随着智慧边缘设备对能效、安全性和可靠性的高要求,系统架构师和设计工程师不得不寻找新的解决方案。Microchip Technology Inc.今日宣布推出新的开发资源和设计服务,以协助系统设计人员转用PolarFire FPGA和SoC,包括业界首款中阶工业边缘协议堆叠、可客制化的加密和软IP启动库,以及将现有FPGA设计转换为PolarFire元件的新工具。
|
Microchip发布业界能效最高的中阶FPGA工业边缘协议堆叠、更多核心库IP和转换工具,协助缩短创新时间 |
新推出的工具进一步扩大了Microchip FPGA全面的工具和服务,可支援完善的PolarFire系列元件,其中包括唯一可量产的RISC-V SoC FPGA。
Microchip FPGA策略??总裁Shakeel Peera表示:「智慧边缘应用要求在能效、安全性和可靠性方面达到最隹水准。我们新的中阶工业边缘协议堆叠和相关工具不仅提供自动化IP,还能为工业物联网终端实现安全的边缘计算、分析、机器学习和高可用性资料互连。」
Microchip FPGA业务部??总裁Bruce Weyer表示:「客户正转向使用PolarFire FPGA和SoC,以创造之前不可能实现的产品,建立明确的产品差异,加快创新时间。我们领先的中阶技术和无与伦比的RISC-V计算解决方案为系统架构师提供了前所未有的设计灵活性和效率。」
为了支援基於FPGA的嵌入式处理器产品组合,Microchip提供了广泛的RISC-V开发支援,目前已有60多家公司加入Mi-V生态系统。这七种新的资源和转换工具在设计和开发的各个阶段都能提供直接支援,使得转换到PolarFire FPGA和SoC变得比以往任何时候都要容易。这些工具包括:
全面的工业边缘协定堆叠,适用於基於OPC/UA的IIOT应用
可完全客制化的加密和启动软IP库,包括200多个经过验证、优化且易於使用的处理器软核心和其他Microchip FPGA IP元素以及120多个协力厂商核心。每个资料库元素都经过优化,可与PolarFire FPGA和SoC实现最隹面积和时脉,实现快速设计和原型构建。
直接(Direct)转换脚本,支持从其他供应商FPGA快速转换,包括具体的逐步转换教学。
高效能的AI/ML开发流程,让演算法设计者建立自己的中阶FPGA。该解决方案包括SmartHLS编译器软体、VectorBlox加速器软体开发套件(SDK)和神经网路IP。
新的PolarFire SoC开发套件,支援Microchip获奖的智慧嵌入式视觉解决方案协定堆叠,协助工业视觉设计人员快速开发感测器後处理和视觉连接系统。
关於如何设计低温边缘节点的教学、简报档和资源指南,将涵括在Microchip完整的FPGA和SOC教学影片库中。
Microchip还提供了一个新的功耗教学和工具,方便在供应商提供的估算器中评估相关设计的能效和散热管理。这些资源已加入全面的FPGA设计服务,包括谘询、案例建模和测试平台、程式设计、验证和原型构建、设计优化和拟合、当前和客制化IP以及韧体开发。
Microchip FPGA的Libero SoC设计工具套件整合了丰富的IP库(可提供评估版、免费版和RTL版),VectorBlox加速器则支援最常见的平台。