帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
UMC與SuVolta 宣布聯合開發28奈米低功耗製程技術
 

【CTIMES/SmartAuto 報導】   2013年07月24日 星期三

瀏覽人次:【2699】

聯華電子公司與SuVolta公司,宣布聯合開發28奈米製程。該項製程將SuVolta的Deeply Depleted Channel(tm) (DDC)電晶體技術整合到UMC的28奈米High-K/Metal Gate(HKMG)高效能移動(HPM)製程。SuVolta與UMC正密切合作利用DDC電晶體技術的優勢來降低泄漏功耗,並提高SRAM的低電壓效能。

這兩家公司還宣布該製程技術將提供高度靈活的採用方式:

"DDC PowerShrink(tm)低功耗平台"選項:所有電晶體都使用DDC技術以實現最佳功耗與效能優勢;

"DDC DesignBoost電晶體調換"選項:用DDC電晶體取代現有設計中部分電晶體。該選項的典型應用是用DDC電晶體取代泄漏功耗大的電晶體來降低泄漏,或者取代SRAM位單元電晶體從而提高效能並降低最低工作電壓(Vmin)

UMC先進技術部副總裁T.R.Yew表示:"在接下來的幾周或者幾個月,我們期待看到與SuVolta聯合開發的技術有良好的結果,從而進一步驗証DDC技術為UMC的28奈米 HKMG製程帶來的功耗與效能優勢。通過將SuVolta的先進技術引進到我們的HKMG製程上,我們將提供28奈米移動計算製程平台,以完善我們現有的Poly-SiON及HKMG技術。"

SuVolta?裁兼首席?行官Bruce McWilliams博士表示:"UMC与SuVolta?????DDCSuVolta總裁兼首席執行官Bruce McWilliams博士表示:"UMC與SuVolta團隊繼續將DDC技術集成到UMC的28奈米製程,取得優秀的進展。通過合作,我們開發的製程使得UMC客戶的設計易於移植。此外,SuVolta為業界提供選擇,以替代昂貴而復雜的製程技術,從而推動未來移動器件的發展。"

關鍵字: 低功耗製程技術  UMC 
  相關新聞
» 深化印台半導體產業合作 印度加速佈局半導體聚落
» 雲科大攜手立恩威驗證服務 共同開啟產業防災新視野
» 新唐開發OpenTitan為基礎的安全晶片 保護Chromebook平台用戶
» 慧榮推出高速高容量可攜式SSD單晶片控制器 滿足智慧裝置和遊戲機需求
» 工研院參展COMPUTEX 聚焦AI、通訊、沉浸現實、綠能永續
  相關文章
» 功率循環 VS.循環功率
» 利用精密訊號鏈μModule解決方案簡化設計、提高性能
» 利用精密訊號鏈μModule解決方案簡化設計、提高性能
» 平板POS系統外殼和基座影響無線連線效能的實測
» 先進AI視覺系統—以iToF解鎖3D立體空間

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.117.227.10
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw