Silicon Labs (芯科科技)宣布扩展其Si5332任意频率时脉产品系列,新版Si5332将时脉IC和石英晶体叁考源整合於同一封装内以简化电路板布局布线和设计。
|
Silicon Labs Si5332 系列可替代时脉、振荡器、缓冲器产品及提供完整时脉,新「时脉树单晶片」增加创新型多配置支援和整合晶体选项。 |
传统解决方案因采用不同时脉IC和晶体供应商,因而存在互通性风险,但一体化的Si5332解决方案可确保产品在使用寿命周期内稳定启动和运作。此外Silicon Labs於Si5332产品系列中纳入多配置支援,使开发人员能将多个时脉树配置整合於单一型号中。
传统的时脉产生器依赖外部石英晶体频率叁考,开发人员必须仔细设计晶体介面电路以达到电容负载匹配,确保精准的时脉整合。为使杂讯耦合风险降至最低,开发人员通常不会在晶体附近布置高速讯号,如此限制了印刷电路板(PCB)布线的弹性。
Si5332时脉产生器透过在封装中整合高品质晶体消弭了这些限制。除简化设计外,这种方法还能最大限度减少PCB整体占用空间,并大幅提高PCB布线弹性。由於晶体内置而免於受外部PCB杂讯影响,因此相较於使用外部时脉源(190fs RMS,12kHz-20MHz)的Si5332版本,采用晶片内整合晶体的Si5332元件能提供更低的抖动性能(175fs RMS)。
Silicon Labs时脉产品总经理James Wilson表示:「Si5332时脉产生器提供业界最高时脉整合水准,可在10/25/100G资料中心、通讯、工业和广播影音应用中实现完整的时脉树整合。由於元件皆来自单一供应商━Silicon Labs,因而此完整时脉解决方案更能降低供应链复杂性。」
Si5332时脉运用Silicon Labs备受肯定的MultiSynth技术,提供具备杰出抖动性能的任意频率、任意输出时脉整合。Si5332支援多达12个时脉输出,每个输出时脉可选择不同讯号格式 ( LVDS、LVPECL、HCSL和LVCMOS ) 和独立的1.8-3.3V VDDO,以连接各种FPGA、ASIC、乙太网路交换器/PHY、处理器、SoC,以及包括PCIe在内的高速SerDes,而这些功能特性使Si5332能在单一IC中整合时脉树。
新型多配置功能将时脉整合提升至新层次,可在单一IC中整合多达16种独特的时脉树配置。单一Si5332型号可取代晶体振荡器(XO)+缓冲器、时脉产生器、时脉产生器+缓冲器等时脉树,每种独特的配置可透过硬体接脚进行接脚选择,无须使用序列介面来重新配置支援不同的频率。多配置功能特性藉由单一型号简化跨域多平台和设计元件认证,而非引入不同的时脉元件来支援不同的频率组合。
Silicon Labs ClockBuilder Pro (CBPro)软体支援Si5332时脉产生器,使元件整合和客制化更为简易。藉由CBPro可根据客户需求客制时脉解决方案,并在两周内收到样品。CBPro为每个产品提供客制化的订购型号,且无最低订购量限制和NRE费用。