账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
运用基础原理控制ADC转换范围
 

【作者: Microchip】2008年02月03日 星期日

浏览人次:【8847】

设计工程师可以运用一个高解析度类比数位转换器,来简化或消除系统中大多数的敏感类比前端电路。这听起来似乎很理想化,但请想像单一电源讯号路径的例子,这个电路用来量测控制器的压力,该路径的电子部份,从一个压力感测器开始,讯号经过一个仪器放大器(增益阶段包括一个参考电压),以及一个五阶类比低通滤波器(像是两个运算放大器的降噪阶段),并透过一个10位元或12位元的ADC进行数位化,最后送到微控制器。在微控制器或处理器中,执行程式码,校正资料并减少误差。哇!您能一口气说完这段程序吗? 整个讯号路径至少需要7个主动元件。



《图一 利用修正后的偏移与增益误差公式来区隔出ADC可用的输出码范围》
《图一 利用修正后的偏移与增益误差公式来区隔出ADC可用的输出码范围》

这是相当冗长的流程,尤其当考虑使用高解析度转换器作为替代方案,像是24位元的sigma-delta转换器(Σ-Δ converter)等。使用sigma-delta转换器之前,唯一需要的外部电路就是压力感测器及一些一阶R/C滤波器。这是个很好的策略,可成功减少杂讯以及sigma-delta转换器的布线误差,也可以校正系统偏移与增益误差,并把12位元的转换范围送回到控制器或处理器。


一般而言,工程师可针对000h与001h的数值转换范围(code transition)内,调整24位元转换器的偏移误差。由于转换器有一些转换杂讯,必须对这个转移区域进行多次的取样,才能确定转换电压。之后可利用以下公式,快速去除转换器的偏移误差:
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
浅谈Σ-Δ ADC原理:实现高精度数位类比转换
Σ-Δ ADC类比前端抗混叠设计要点
优化MCU SPI驱动程式实现高ADC吞吐率
利用类神经网路进行ADC错误的后校正
使用可靠的隔离式ADC有效控制三相感应马达
comments powered by Disqus
相关讨论
  相关新闻
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BS50N6JCSTACUKE
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw