帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
使用差動放大器驅動類比至數位轉換器
 

【作者: Loren Siebert】   2006年06月02日 星期五

瀏覽人次:【5783】

高速差動放大器可以為包含高速類比數位轉換器(ADC)的訊號鏈增加靈活性。差動放大器可以提供各種訊號調節,如增能、阻抗變換以及單端到差動轉換。


ADC通常提供固定增能元件,透過略低於(但是不能高於)滿刻度的訊號驅動時,可以呈現出最佳的性能。當對振幅僅為一個最低階(LSB)的微訊號進行數位轉換時將會產生失真。同樣,將ADC驅動到滿刻度以上也會引起失真。許多ADC都會由於相對很小的超量趨動而損壞。CLC5526是一款多變增能差動放大器,設計用來在驅動高速ADC時提供增能和衰減。由微控制器控制時,可以增加42dB的動態範圍。對於需要低失真、固定增能和直流連接的應用,LMH6550之類的放大器會是理想的選擇。LMH6550之類的差動放大器可用於選擇準確的共模操作點。當與CMOS類比數位轉換器配合時,這兩種放大器都可以提供低阻抗和高驅動能力。


在選擇使用那種放大器來驅動ADC時,首先必須確定需求系統。需要考慮的主要參數包括︰頻寬、失真、平衡誤差和穩定時間。對於寬頻訊號來說,失真通常是決定性的要素。反之,對於窄頻訊號來說,由於失真可以由DSP消除,因此頻寬成為主要考慮的問題。窄頻訊號的特性包括內部調變和頻外諧波失真,而對於寬頻訊號來說,許多諧波失真將進入頻率內。隨後將討論適用訊號和ADC特性的詳細選擇標準。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
淺談Σ-Δ ADC原理:實現高精度數位類比轉換
Σ-Δ ADC類比前端抗混疊設計要點
優化MCU SPI驅動程式實現高ADC吞吐率
利用類神經網路進行ADC錯誤的後校正
使用可靠的隔離式ADC有效控制三相感應馬達
comments powered by Disqus
相關討論
  相關新聞
» 諾貝爾物理獎得主登場量子論壇 揭幕TIE未來科技館匯聚國內外前瞻科技
» 英特爾針對行動裝置與桌上型電腦AI效能 亮相新一代Core Ultra處理器
» 英特爾與AMD合作成立x86生態系諮詢小組 加速開發人員和客戶的創新
» 美光超高速時脈驅動器DDR5記憶體產品組合 可助新一波AI PC發展浪潮
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8AIC6HF28STACUKR
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw