相信有些人已注意到去年才冒出的一個新名詞 - "Structure ASIC",它是ASIC業者所提出的新解決方案,有意搶攻今日ASIC與FPGA之間的一大片空白市場。它的概念很簡單,既然標準電路單元(Standard Cell)的ASIC途徑太過僵化,而FPGA途徑又無法滿足高效能、低耗電等需求,那何不尋求中間路線,也就是在ASIC的電路設計加入可程化的邏輯區塊/金屬層,進而兼顧兩種技術的優勢。
這個想法頗具說服力,因為如大家所熟知的,ASIC與FPGA的優缺點正好是互相對立。ASIC雖能提供最佳的元件密度、高效能、低耗電及大量生產的成本效益,但卻有極高的投產門檻及變更設計上的困難。FPGA的可現場編程優勢明顯,但卻有元件密度不高的缺陷,這主要是因它將近九成的空間用在可程式的互連線路的原因;至於效率上,FPGA一般只能達到ASIC的20%,在耗電上更可能高於ASIC十倍至十五倍。
由此看來,這兩者的中間地帶確實存在,問題是該用什麼方法來加以填補呢?依Structure ASIC的業者所聲稱的,他們的作法能做到Standard Cell ASIC元件密度的35%,效能上更能達到七成左右,而在耗電上則只會高出二倍或三倍,但遠低於FPGA的狀況。此外,可自我定義的金屬層彈性則能讓客戶在設計成本上降低到原本的四分之一,並且省下不少在光罩上的成本。當然,他們也強調在設計時程上的好處,也就是從設計交出(design handoff)到出產原型(prototype),相較於一般需要三到六個月的ASIC來說,Structure ASIC只需要約六個星期的時間,快了一半以上。
...
...
使用者別 |
新聞閱讀限制 |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10則/每30天 |
5/則/每30天 |
付費下載 |
VIP會員 |
無限制 |
20則/每30天 |
付費下載 |