帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
數位消費性產品之FPGA應用
 

【作者: Robert Bielby】   2002年01月05日 星期六

瀏覽人次:【4286】

十七年前發展出的現場可程式編輯邏輯閘陣列(Field Programmable Gate Array;FPGA)(註),其概念十分簡單,也就是透過使用靜態隨機存取記憶體(SRAM),作為邏輯結構的基礎(其和在電腦中作為暫存程式儲存的技術是一樣的),專業設計人員將可以直接在其個人桌上型電腦上,立即研發整合邏輯電路。如此一來,這項技術的誕生與以往的固定邏輯特殊應用積體電路(ASICS)設計技術比較起來,將可大幅降低風險並避免延遲產品上市時程。


當這項使用者可自行編輯程式邏輯觀念初萌芽時,(這或許是第一次被由使用可程式編輯唯讀記憶體(PROMs)的企業工程師所發現),僅被視為一種可程式編輯的ASIC,並可以達到稍微優異於小型規模的整合。藉由PROMs技術,可達到相當的成本效益與邏輯密度,但在客製化邏輯上卻是很難與ASIC相提並論的。然而,有趣的是這項使用查詢表以建置邏輯功能的觀念,今日已是一項非常基本的技術,並已被應用在今日數以百萬的FPGA上。


FPGA技術原理
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
FPGA開啟下一個AI應用創新時代
共同建立大膽的 ASIC 設計路徑
專攻低功耗工業4.0應用 可程式化安全功能添防禦
以設計師為中心的除錯解決方案可縮短驗證時間
移動演算法 而非巨量資料
comments powered by Disqus
相關討論
  相關新聞
» Anritsu Tech Forum 2024 揭開無線與高速技術的未來視界
» 安立知獲得GCF認證 支援LTE和5G下一代eCall測試用例
» 資策會與DEKRA打造數位鑰匙信任生態系 開創智慧移動軟體安全商機
» 是德科技推動Pegatron 5G最佳化Open RAN功耗效率
» 是德科技PathWave先進電源應用套件 加速電池測試和設計流程


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BM7TPP6ISTACUKO
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw