帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
瑞薩開發第一代自有32位元RISC-V CPU核心
 

【作者: 陳玨】   2023年12月01日 星期五

瀏覽人次:【2550】

瑞薩電子(Renesas Electronics)宣布已設計並測試基於開放標準RISC-V指令集架構(ISA)的32位元CPU核心。新的RISC-V CPU核心將擴充瑞薩現有的32位元微控制器(MCU)IP產品組合,包括獨有的RX系列和基於Arm Cortex-M架構的RA系列。


圖一 : 瑞薩已開發設計並測試基於開放標準RISC-V指令集架構的32位元CPU核心
圖一 : 瑞薩已開發設計並測試基於開放標準RISC-V指令集架構的32位元CPU核心

RISC-V是一種開放ISA,為具有靈活性、可擴展性、能效和開放的生態系統,在半導體產業迅速普及。許多MCU供應商正加速RISC-V產品的開發,瑞薩自行開發新的RISC-V核心,這種多功能CPU可以用作主要控制器或作為SoC、晶片中子系統甚至是深度嵌入式ASSP中的輔助核心。繼先前採用晶心(Andes)科技公司開發的CPU核心,推出32位元語音控制和馬達控制ASSP元件,以及RZ/Five 64位元通用微處理器(MPU)後,使瑞薩成為新興RISC-V市場先進的供應商。


瑞薩RISC-V CPU實現了令人印象深刻的3.27 CoreMark/MHz效能,優於市場上的類似架構。瑞薩目前向特定客戶提供基於新核心的樣品,預計2024年第一季推出首款基於RISC-V的MCU及相關開發工具。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般使用者 10則/每30天 0則/每30天 付費下載
VIP會員 無限制 25則/每30天 付費下載

相關文章
AMD公布財報 資料中心已成為成長核心引擎
Arm:以生態系為核心 推動AI運算革命
AI封裝競局升溫 解讀NVIDIA與南韓廠商的戰略連線
NVIDIA與三星電子共同建設全新AI工廠
Nvidia市值突破5兆美元 受益AI晶片與資料中心需求的爆發
相關討論
  相關新聞
» 虹彩光電全彩電子紙反射率破50% 整合掌靜脈辨識
» 澳洲WEHI聯手ZEISS 運用顯微技術引領醫療創新突破
» 達梭系統與金屬中心簽署合作備忘錄 加速臺灣產業創新
» 英飛凌半導體技術在Artemis II太空任務中展現可靠性
» Palo Alto Networks:AI Agent時代來臨 治理代理成為當務之急


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2026 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HKA4H5QJKE6STACUKB
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw