帳號:
密碼:
最新動態
 
產業快訊
 
CTIMES / 文章 /
具功耗意識的FPGA設計技巧
 

【作者: Actel】   2009年06月09日 星期二

瀏覽人次:【10017】

隨著可攜式和以電池供電的應用快速增加,低功耗設計已成為延長電池壽命所不可或缺的任務。此外,在決定產品尺寸、重量、和效率時,功耗也扮演了重要角色。由於消費性電子的生命週期越來越短,具可程式特性,且能輕鬆為產品增加差異化特性的FPGA在消費應用中日亦受到重視。因此,想要達到最佳的靜態與動態功耗,必須取決於選用適當的FPGA架構。


Flash-based FPGA除了本身的低功耗特性外,設計人員還可利用一些技巧來進一步降低系統整體功耗。本文將綜合介紹揮發性FPGA的電源特性,以及如何在進行板級設計時,降低系統的靜態與動態功耗,包括RAM、I/O、以及時脈樹等。


Flash-based FPGA電源特性
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般使用者 10則/每30天 0則/每30天 付費下載
VIP會員 無限制 25則/每30天 付費下載

相關文章
AMD公布財報 資料中心已成為成長核心引擎
AMD新一代Kintex UltraScale+ FPGA適用於醫療與工業即時系統
Microchip擴展PolarFire FPGA影像生態系 四通道CoaXPress強化高速視覺連接
Arm:以生態系為核心 推動AI運算革命
AI封裝競局升溫 解讀NVIDIA與南韓廠商的戰略連線
相關討論
  相關新聞
» 恩智浦Omlox Starter Kit方案 推動工業實時定位技術發展
» AI算力需求作後盾 2025年前十大IC設計廠營收年增44%
» 恩智浦與NVIDIA攜手合作 共同推動先進實體AI創新發展
» 代理型AI框架加速落地 強化安全、實時邊緣AI應用
» 產發署核定「晶創IC設計補助計畫」28案 將創造360億商機


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2026 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HKA4KE3YRACSTACUK4
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw