帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
數位介面抖動回復與量測要領
 

【作者: 陳建誠】   2002年10月05日 星期六

瀏覽人次:【4860】

一般而言,若抖動程度與解碼的脈衝長度比起來較小時,AES3數位音頻接收器就應該可以有效地將具有抖動的介面信號解碼。但隨著抖動的程度增加,接收器開始出現不正確的解碼信號,若抖動持續增加,接著就無法解碼,所以會出現鎖不住信號或是有時無聲的情形。在接收器開始產生錯誤前,最高的抖動量就被稱為裝置的抖動容差。


PLL具有時脈回復的功能,具有低通的特性,其特性為類似於機械性慣性轉輪,它反應或者是齒輪的改變,比轉角頻率的速率慢時,會過濾出較快的改變。之後,對於接收器轉角頻率之上的抖動而言,抖動容差是獨立的頻率,但是當時脈改變的速率(抖動頻率)降低時,接收器就能夠逐漸地跟隨著這些改變。這意思是若在較低的抖動速率下,接收器就能夠漸漸地增加抖動量,因此抖動容差就會升高。


抖動頻率接近轉角頻率是有可能的,就像是一個阻尼不足的設計,所以抖動容差的降低是值得注意的。這種情況的發生是因為進來的資料轉換時間偏差,和接收器所預估的資料轉換時間的不同,因此造成接收器內的共振。但如果接收器不追蹤抖動的話,結果比實際情形還差。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
  相關新聞
» Anritsu Tech Forum 2024 揭開無線與高速技術的未來視界
» 安立知獲得GCF認證 支援LTE和5G下一代eCall測試用例
» 資策會與DEKRA打造數位鑰匙信任生態系 開創智慧移動軟體安全商機
» 是德科技推動Pegatron 5G最佳化Open RAN功耗效率
» 是德科技PathWave先進電源應用套件 加速電池測試和設計流程


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BMDES75ISTACUKS
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw