科汇集团旗下半导体分销商科汇盈丰和科汇的设计工程部门Memec Design于去年12月31日宣布,提出在FPGA的应用中以高速RLDRAM (低延迟动态随机存取内存) 进行设计的完整的解决方案。在盈丰美洲提供的Memec Design RLDRAM测试平台中,包括1片Xilinx Virtex-II(tm) FPGA、4片Infineon Technologies 的32位HYB18RL25632 RLDRAM晶片、Memec Design RLDRAM控制器、工作频率200MHz DDR(资料频率400MHZ ) 以及标准的P160界面。平台还包括一个设计实例,可以直接进行测试。
RLDRAM控制器利用RLDRAM独特的内部结构加速随机存取,使其速度比传统SDRAM高得多。过去,设计师们不得不把时间和资源花费在建立自己的IP解决方案上,现在,硬体和软体都接受严格验证的Memec Design RLDRAM 控制器,能使设计人员将全部精力都集中在评估市场上的应用。
RLDRAM是超高速双数据率(DDR) SDRAM,速度快,随机存取,而且频宽和密度都非常高。 RLDRAM旨在满足下一代网路和高速服务器中的高阶路由器及交换机对数据传输的要求。
Memec Design 副总裁Dr. Richard Joy表示,「这一通力合作的作品说明了科汇的代理产品间能互相配合的特性,更显示了Memec Design在深入开发新产品潜力的过程中所代表的角色。此电路板不仅结合了来自Xilinx和Infineon的革新技术,而且以Memec Design的专利技术使这些器件互相配合,得到这种功能完善,速率和性能都极佳的产品。」