帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
奈米時代IC設計瓶頸多 尚待業界克服
 

【CTIMES/SmartAuto 報導】   2003年10月01日 星期三

瀏覽人次:【2768】

據工商時報報導,台積電行銷副總經理胡正大、新思科技台灣分公司總經理葉瑞斌及威盛電子副總特助陳耀皇,在「電子設計自動化及測試設計研討會」中,共同針對半導體製程技術邁向90奈米時代對摩爾定律發展的難題與技術瓶頸提出討論,與會人士咸認為顯影技術、設計驗證、可測試性、漏電流管理、及封裝技術等問題,都有待進一步的研發成果突破。

胡正大指出,隨著晶片上線路的線寬及複雜度日益增加,現在IC設計過程中,用於設計驗證(verification)的比重已越來越高,據估計目前高階IC設計超過五成的時程用於驗證。而在複雜度增高的世代中,最早的IC設計就需考慮其可測試性(testability),亦是一項挑戰。

葉瑞斌表示,對於IC設計產業將逐漸走向SoC(系統化晶片)的時刻,許多議題都尚待克服,包括顯影技術、光罩成本、及設計驗證等。他舉例,根據記憶所及,台積電的光罩價格在0.18微米時代,一套光罩約需35萬美元,到了0.13時代就超過50萬美元,等到90奈米時代更是要上百萬美元的天價。

陳耀皇則預測,因為IC訊號傳輸所造成的延遲等問題,將來可能會衍生到封測端去解決,因此覆晶式(flip chip)封裝技術明年會大量使用在高階ASIC設計上。至於英特爾曾說SoC已死,部份業界人士看好SiP(系統級封裝)的未來發展,陳耀皇認為現在論斷其生死似乎過早,未來端視成本高低才能一決勝負。

相關新聞
偉康科技攜手Denodo打造數據中台 實現跨國即時業務戰情室
無畏消費者信心下滑 大尺寸電視將推動顯示面積需求成長8%
國科會推動智慧醫療 展現健康臺灣新量能
NVIDIA AI Foundry為企業打造客製化Llama 3.1生成式AI模型
科科旗下Going Cloud 獲AWS年度合作夥伴獎
comments powered by Disqus
相關討論
  相關文章
» 3D IC與先進封裝晶片的多物理模擬設計工具
» 多物理模擬應用的興起及其發展
» 高速數位訊號-跨域創新驅動力研討會
» 工業機器人與人類的共存之道
» 穿戴式裝置:滿足卓越電源管理的需求


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.128.198.107
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw