帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
[白皮書]FPGA的自適應軟體除錯和性能分析
 

【CTIMES/SmartAuto 江城 報導】   2013年06月25日 星期二

瀏覽人次:【4684】

緊密耦合ARM應用處理器和晶片上FPGA架構的嶄新設備,為電子系統設計師開啟了一個全新的世界。然而,這些元件也帶來了嶄新的設計、除錯和最佳化的挑戰。設計師們需要新的開發方法,以解決軟體和硬體的整合問題,以及系統級性能最佳化的挑戰,為中小型公司提供更經濟的解決方案。本文說明了Altera和ARM公司在晶片上除錯邏輯、FPGA和軟體除錯以及分析工具方面的創新,可協助設計師們應對上述挑戰。

從硬體到軟體的Cross-Trigger(圖:Altera) BigPic:631x293
從硬體到軟體的Cross-Trigger(圖:Altera) BigPic:631x293

目前的工具可以很好地處理軟體和FPGA的問題,但在緊密整合軟體和客製化硬體的系統方面卻沒能提供太多幫助。這些整合的除錯挑戰可以在暫存器傳輸級(RTL)的軟體模擬和硬體模擬環境中使用EDA工具來解決,但這些解決方案通常太過複雜、速度緩慢,而且十分昂貴。

Altera和ARM合作開發的FPGA和軟件除錯工具開創了全新的方法學,運用Altera最新的SoC晶片上除錯邏輯並提高了軟體開發能力。這份白皮書將以ARM Development Studio 5 (DS-5)軟體工具鏈和Altera SignalTap工具為例進行說明。

Altera的Cyclone V和Arria V SoC系列將兩個獨立的元件整合為一,降低系統功耗,’成本和電路板尺寸,同時增進了性能。每一顆SoC都內含已經整合了硬處理器系統(HPS)的FPGA結構。該HPS是由雙核心ARM Cortex-A9處理器、週邊和記憶體控制器組成。許多現代的系統都使用獨立處理器和FPGA,但它們之間的通訊通常會受到現有處理器的外部介面限制,頻寬和延遲往往是主要問題。

下載白皮書:FPGA-Adaptive Software Debug and Performance Analysis

關鍵字: FPGA  Altera 
相關新聞
AMD寫下STAC基準測試最快電子交易執行速度紀錄
英特爾展示首款全面整合光學I/O小晶片
英特爾與Microloops合作開發SuperFluid先進冷卻技術
[COMPUTEX] 英特爾重新定義運算效能 強化AI PC發展力道
[COMPUTEX] Arm:真正使Arm與眾不同的是軟體生態系
comments powered by Disqus
相關討論
  相關文章
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK87GBPU02MSTACUKY
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw