帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
台積電65奈米製程計畫今年底量產
 

【CTIMES/SmartAuto 鄭妤君 報導】   2005年04月28日 星期四

瀏覽人次:【4034】

晶圓大廠台積電2005年第一場技術研討會於四月下旬在美國矽谷舉行,該公司於會中向IC設計業界介紹該公司Nexsys 65奈米製程技術及服務,首批客戶晶片也將於2005年12月產出。該65奈米技術為一SoC平台,能提供高密度、小體積與更低耗電、低成本等競爭優勢。

台積電指出,與90奈米製程技術相較,65奈米製程技術標準元件的密度增為兩倍;六電晶體存取記憶體(6TRAM)的元件面積減少一半、不到0.5平方微米;單電晶體存取記憶體(1TRAM)的元件面積則縮小為65。此外,電晶體閘極氧化層(gate oxide)的厚度亦大幅縮小,能進一步提高電晶體效能。此外與台積電90奈米泛用型(General Purpose)製程技術相較,65奈米泛用型製程技術電晶體速度快上50%,同時待機電力(Standby Power)耗電量也減少20%。

台積電是在去年四月成功使用65奈米製程技術產出SRAM並通過功能驗證。隨後包含Altera等多家廠商也起始投片試產,現已成功產出多種邏輯與記憶體晶片並進行進一步的功能驗證中。台積電表示接下來該公司會有更多的客戶使用此65奈米製程進行設計,並於今年下半年起投片試產。

台積電將於其兩座12吋晶圓廠Fab12及Fab14以65奈米製程技術為客戶生產晶片,今年十二月將先針對客戶需求,提供低耗電量的65奈米Nexsys製程量產服務。而高速(High Performance)及泛用型製程將於明年依序推出;絕緣層上覆矽(silicon-on-insulator;SOI)以及超高速(Ultra-High Performance)則預計於2007年推出。所有不同產品應用的製程都將同時提供邏輯以及混合信號製程,也可以搭配嵌入式記憶體製程技術。

相關新聞
聯合國氣候會議COP29即將閉幕 聚焦AI資料中心節能與淨零建築
MIPS:RISC-V架構具備開放性與靈活性 滿足汽車ADAS運算高度需求
應材於新加坡舉行節能運算高峰會 推廣先進封裝創新合作模式
15隊齊聚郵政大數據黑客松競賽 限36小時奪獎金120萬元
生成式AI海嘯來襲 企業更需要AI雲端服務來實現創新與發展
comments powered by Disqus
相關討論
  相關文章
» 未來無所不在的AI架構導向邊緣和雲端 逐步走向統一與可擴展
» 延續後段製程微縮 先進導線採用石墨烯與金屬的異質結構
» 提升供應鏈彈性管理 應對突發事件的挑戰和衝擊
» 專利辯論
» 碳化矽基板及磊晶成長領域 環球晶布局掌握關鍵技術


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.21.12.88
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw