专业电子零组件代理商益登科技所代理的Massana公司为实现公司承诺,提供全新系列的低功率Gigabit以太网络收发器,特别采用独有的「智能型数学芯片」(smart-math-in-silicon)设计方法,推出Everest家族网络物理层组件。新家族包含一颗单埠组件MA1110与两颗四埠组件MA1140/MA1141,它们可在现有铜缆在线,提供高速高质量的Gigabit以太网络联机能力,进而改善局域网络的传输效能。
Massana公司表示,计划利用智能型数学硬件与设计方法来发展Gigabit以太网络组件,进而缩短应用产品的发展周期,推出Everest家族正是此策略的第一阶段;透过使用最广且成本最低的制程技术,新家族得以提供最大应用弹性、最低功率消耗和最高可靠性,协助公司掌握最佳市场商机。该公司正为这套低功率架构申请专利,它不但能满足低成本封装要求,还可以使用成本更低的晶圆代工制程,例如台积电的0.18微米制程。根据公司的新产品发展蓝图,在每一个制程世代,新家族都会提供最省电且最可靠的产品,从目前的0.18微米世代开始,随后还将升级至0.13微米和更精密制程。
新推出的单埠与四埠物理层组件都是单芯片10BASE-T/100BASE-TX/1000BASE-T Gigabit以太网络收发器,完全符合802.3、802.3u与802.3ab标准,这些Everest组件目前都采用台积电的0.18微米CMOS制程技术,其中MA1110最适合交换器的Gigabit上行链路以及服务器所使用的与桌面计算机网络卡,MA1140/MA1141则是四埠收发器,主要支持企业局域网络的Gigabit交换器。
Massana执行长Paul Costigan表示,公司已看到智能型数学芯片技术对Gigabit以太网络收发器设计的影响。Massana拥有目前市场上最省电的0.18微米组件,再搭配公司先进的IntelliRate架构以及IntelliProbe与IntelliTune特色,就能让Everest成为极具竞争力且容易为设计人员使用的产品家族。透过公司的智能型数学设计方法以及IntelliRate独特架构,我们才能超越相同芯片世代的竞争对手;随着我们逐步升级至更精密制程,公司将继续扩大这项优势。此外,由于Everest采用数字技术主导的架构,因此能导入更先进的CMOS制程技术,并提供更强健可靠的工作特性。
Massana MA1110采用128只接脚的PQFP封装,功率消耗为1.6瓦,目前已开始供应样品组件;MA1140与MA1141则分别使用352及256只接脚的TBGA封装,每个埠的功率消耗为1.3瓦,预计今年第二季开始提供样品。