账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
MIPS推出32位处理器
核心支持Multi-CPU SOC设计

【CTIMES/SmartAuto 張慧君报导】   2002年05月14日 星期二

浏览人次:【1565】

半导体业界标准32/64位微处理器架构及核心设计厂商-MIPS Technologies 近日宣布推出新的32-bit可合成核心,支持结合多重CPU核心的优化SOC设计。新兴的multi-CPU SOC趋势,是为了满足快速成长中的下一代宽带和网络设备之带宽需求。新的MIPS32 M4K核心为设计师提供更高效能与弹性,以达到更高系统产能同时有效控制硅晶成本。其提供的弹性和可编程能力,让这些设备能够随着协议规范或市场需求的变化而藉由软件升级方式扩充功能。M4K核心应用包括data plane处理和深层嵌入式控制处理器、网络储存、住家网关、set-top box和智能型行动设备。

The Linley Group首席分析师Linley Gwennap表示:「Multi-CPU SOC是满足先进网络设备之高带宽需求的必要组件。现代IC制程科技能够轻易地在一颗单芯片上支持许多CPU,其问题在于这些复杂设计的连接与除错。M4K核心为这项问题提供一个高效率的解决方案,并维护其与业界标准MIPS指令集和工具链之间的兼容性。」

MIPS表示,M4K核心的典型时钟速率超过300-MHz,而功率消耗仅为0.10 mW/MHz,核心尺寸约0.3 mm2(0.13-micron制程)。它具备程序代码压缩功能以减少内存需求,并且是第一个结合去年10月发表之MIPS32架构强化的核心。这些强化包括bit filed instructions(简化封包信息处理)、向量岔断(以降低岔断延迟)和多重缓存器(提供更快速的context switching)。

该公司表示,Multi-CPU设计发挥该核心的高速cacheless SRAM接口和用户定义的指令集延伸,以建立具备高度区别性的功能和优化效能,并支持简易的multi-CPU仿真和除错。对网络应用而言,M4K核心在control plane兼容于MIPS-based 64-bit处理器,让网络系统设计者拥有更大弹性以配置data plane和control plane处理器的功能,大幅强化处理效率。

關鍵字: MIPS  Linley Gwennap  系統單晶片 
相关产品
国民技术采用MIPS处理器开发行动支付解决方案
MIPS科技加入瑞萨电子的SoC合作伙伴计划
MIPS科技携手Gameloft将HD游戏带到平板计算机中
MIPS将多屏幕消费者体验带到MIPS-Based平台
Axis采用MIPS处理器核心开发新款网络摄影机
  相关新闻
» MIPS:RISC-V架构具备开放性与灵活性 满足汽车ADAS运算高度需求
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BRAN1VG4STACUKK
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw