账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
IDT推出石英晶体的可程序化频率产生器
 

【CTIMES/SmartAuto 編輯部报导】   2015年06月02日 星期二

浏览人次:【4204】

供应关键混合讯号半导体方案模拟与数字公司IDT推出新版VersaClock 5 可程序化频率产生器,其内建晶体设计使电子计时系统更简单更具成本效益。 5P49V5933及 5P49V5935提供了IDT VersaClock 5频率产生器创新的功能,同时藉由晶体整合达到减少电路版的空间及降低成本。 透过整合频率源,设计人员未来在设计时不再需要与外部晶体合并,而将时间花费于因合并继之而来的频率调整上。

IDT推出新版VersaClock 5 可程序化频率产生器,让设计人员可减少电路板空间,物料列表及设计时间
IDT推出新版VersaClock 5 可程序化频率产生器,让设计人员可减少电路板空间,物料列表及设计时间

VersaClock 5可程序化计时设备只需要一半的核心功耗即可达到最佳抖动效能,并提供独立的标准成对输出,输出型态包括LVDS, LVPECL,HCSL或双LVCMOS。 此多重输出计时解决方案具备相当的设计灵活性整合系统组件,使其适合注重成本,且需低功耗、低抖动应用的设计。 整合晶体有效地将装置转为可程序化石英晶体振荡器,并从设计中将不必要的组件移除。

IDT时序事业群总经理Kris Rausch表示:「我们透过晶体整合至最新版的VersaClock 5装置,开发了具客户优势的独特创新之时序产品。 」「 设计团队取得原始VersaClock 5的所有优势-出色的抖动效能及极低功耗-加上不需处理晶体所省下的时间和成本。 」

5P49V5933最多可提供两个输出频率,而5P49V5935则可提供多达四个。 此装置提供4×4微米封装。 令人印象深刻的700 fsec RMS相位抖动性能满足客户对于1G / 10G以太网络和PCI Express 1,2,3的需求,以及其他高效能芯片互连,并符合SoC和FPGA对于频率产生的需求。 此装置特色为具有仅30毫安的低核心功耗。 (编辑部陈复霞整理)

關鍵字: 频率产生器  Programlanabilir  クリスタルデザイン  电子计时系统  IDT  系統單晶片 
相关产品
瑞萨新款可程式时脉产生器组合可程式性、低功耗和小尺寸
高绅国际推出可程式化控制器WPC-632-PICM4-5G
Microchip推出业内最小尺寸的多输出MEMS时脉产生器 为计时元件节省多达80%的电路板空间
Diodes Incorporated 推出讯号切换器、时脉产生器和时脉缓冲器
Keyssa与IDT宣布结合无线电源与高速无线资料传输
  相关新闻
» 巴斯夫与Fraunhofer光子微系统研究所共厌 合作研发半导体产业创新方案10年
» 工研院IEK眺??2025年半导体产业 受AI终端驱动产值达6兆元
» ASM携手清大设计半导体制程模拟实验 亮相国科会「科普环岛列车」
» SEMI提4大方针增台湾再生能源竞争力 加强半导体永续硬实力
» 国科会促产创共造算力 主权AI产业专区落地沙仑
  相关文章
» 使用PyANSYS探索及优化设计
» 隔离式封装的优势
» MCU新势力崛起 驱动AIoT未来关键
» 功率半导体元件的主流争霸战
» NanoEdge AI 解决方案协助嵌入式开发应用

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BU5WCEBGSTACUKQ
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw