账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
 

【CTIMES/SmartAuto 劉筱萍报导】   2006年05月09日 星期二

浏览人次:【3981】

Altera公司9日宣布开始发售6.0版的Quartus II软件。该版本包括了由FPGA供货商提供的第一款时序分析工具TimeQuest时序分析仪,为业界标准的Synopsys设计约束(SDC)时序格式提供最直接、最全面的支持。这一最新版本还包括扩展的团队设计功能,能够有效管理高密度设计团队之间的协同合作。这些改进符合了当今高密度90nm的设计要求,同时满足了客户对更高密度FPGA的需求,并为Altera发展下一代65nm产品系列打下了基础。

Synopsys策略联盟总监Lonn Fiance评论说:「FPGA设计人员将业界标准的SDC时序约束格式直接读取到TimeQuest时序分析仪中,能够更迅速的实现时序逼近。采用SDC格式可以提高FPGA设计人员的效率,进一步促进标准时序验证方法在半导体业界的应用。」

与最相近的竞争产品相比,Quartus II软件继续为设计人员的高密度90-nm设计提供完整的速率等级,为低成本90-nm设计提供了三种速率等级。

Altera亚太区营销市场梁乐观表示:「对于那些在高密度、高性能复杂FPGA市场上参与竞争的设计人员而言,Quartus II软件为他们提供了无与伦比的优势。它能够实现当今业界90 nm设计最可靠的性能和效率,并为65 nm的发展做好了准备。客户信赖Altera能够在Quartus II软件中为他们提供最先进的技术,例如TimeQuest时序分析仪,帮助他们在最短的时间内轻松开发出功能强大的设计。」

關鍵字: Altera  梁樂觀  可编程处理器 
相关产品
Altera PowerSoC DC-DC降压转换器具有高功率密度、性能和可靠性
Altera公开整合HBM2 DRAM和FPGA的异质架构SiP元件
凌力尔特发表经验证的Altera Arria 10 FPGA电源方案
Altera FPGA为RICOH SP 3600DN系列新款印表机提供支援
Altera经过认证28 nm FPGA、SoC和工具流程 加速IEC 61508兼容设计
  相关新闻
» ST协助实现AIoT万物联网 遍布智慧化各领域应用
» 工研院携手联发科开创「边缘AI智慧工厂」 创新整合平台降低功耗50%
» 制造业Q1产值4.56%终结负成长 面板及汽车零组件制造创新高
» 晶创台湾办公室揭牌 打造台湾次世代科技国力
» 工研院突破3D先进封装量测成果 获德律、研创资本、新纤注资共创欧美科技
  相关文章
» 使用PyANSYS探索及优化设计
» 隔离式封装的优势
» MCU新势力崛起 驱动AIoT未来关键
» 功率半导体元件的主流争霸战
» NanoEdge AI 解决方案协助嵌入式开发应用

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8615YXOM2STACUKD
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw