Altera公司日前推出Stratix组件系列,这是业界容量最大和速度最快的可编程逻辑组件(PLD)。Stratix组件的内核尺寸比以前的架构小35%,提供多达10Mbit的RAM和114,140个逻辑单元,是和它最接近产品之内存容量的三倍,且多了21000个逻辑单元。Stratix组件构建在新的布线结构之上,性能比Altera的APEX II组件提升40%,成为业界最快的PLD。另外,Stratix组件包括了专用DSP功能,能够实现比业界其他PLD快两倍的DSP和复杂计算应用。
Altera总裁及首席执行官,John Danne表示,「我们的Stratix组件把可编程逻辑带入新的时代。Altera是在创新上不断地发展,再次突破PLD的限制,发布业界最快的组件,在PLD中最大程度地整合内存、逻辑单元和DSP功能。我们为客户提供和ASIC一样强大的产品,同时又具有可编程逻辑的全部优势。」
Altera表示,最近发布的2.0版Quartus(r) II设计软件已经发送给所有的Altera客户,它完全支持Stratix组件系列。去年十一月,设计软件已交付给Altera的主要客户。包括MultiTrack(tm)布线、逻辑单元、嵌入内存和I/O结构在内的所有地方都实现了硅芯片效率。和前几代相比,Stratix架构内核尺寸缩小了35%,RAM容量增加了八倍以上,具有专用DSP功能、芯片内终端电阻和高级的系统时钟管理功能。
Stratix组件采用新的TriMatix内存结构,提供更多的内存位元,PLD系列中最高的内存/逻辑比率和最高的内存带宽。TriMatix内存包括三种内存配置,512K位元M512区块,4K位M4K区块和512KMegaRAM区块,TriMatrix内存可以适用于不同内存要求的应用。
Cisco Systems Mid Market Access Business部门的硬件开发工程师,Jim Grishaw表示,「Stratix架构为我们提供了合适的内存/逻辑比率。除了足够的芯片内存储器资源外,Stratix组件提供了丰富的内存解决方案,包括高速外部内存接口和辅助内存控制元内核。」