赛灵思(Xilinx)于日前发表ISE Design Suite 13.2版本,其可为28奈米7系列组件提供多方面支持,包括可支持最近推出已展示给客户的Virtex-7 VX485T组件。该公司表示,此款ISE Design Suite最新版本,能让采用Virtex-7 2000T组件之设计方案提升25%效能,并采用用堆栈式硅晶互连技术所打造并内建业界密度最高的FPGA。
该软件针对PlanAhead设计与分析工具加入多项改良功能,不但可支持Virtex-7与Kintex-7组件部分可重配置,并可提供整合前端至后端的项目管理环境,并针对采用Spartan-6 FPGA、Virtex-6 FPGA以及所有三款7系列组件的设计方案提升其生产力,包括为低成本Artix-7系列提供初期支持。
赛灵思公司软件与工具营销资深总监Tom Feist表示,PlanAhead在生产力方面的一项重要优势,就是将设计创作、分析、规划、以及建置等功能紧密整合。传统的FPGA流程中,仅在设计流程后期才会出现关键设计参数的回馈功能。包括合成、布局与绕线在内的运行时间,一直是赛灵思很重视的焦点,减少设计修改的次数,和加快研发流程一样重要。前端的设计分析以及设计维护流程,可确保采用xilinx新款7系列组件的客户,在每个执行步骤中都维持关键的时序状态。