帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
歐盟資助SYNAPTIC專案研發先進的設計合成工具流程
 

【CTIMES/SmartAuto 報導】   2013年04月12日 星期五

瀏覽人次:【1496】

由歐盟第七期科研架構計畫資助的企業學術聯盟宣佈一項三年期專案圓滿結束,並發佈了設計合成工具流程以及相關的親微影(litho-friendly)單元庫和評估工具。

SYNAPTIC研究專案由來自歐洲和巴西的8家產學機構組成,合作目標是研發以創新的規則化為中心的設計方法和電子設計自動化(EDA,Electronics Design Automation)工具,以降低技術節點升級和先進次波長微影(sub-wavelength lithography)技術對邏輯和物理實現效果的限制。

透過開發新的模式察覺型(pattern-aware)邏輯合成,SYNAPTIC專案為歐洲半導體工業解決了關鍵性問題,如降低系統變異、可製造性設計(DFM,Design for Manufacturing)和改進良率(單元、IP/微距和系統水平)、複雜的面積/性能比及系統級/架構預測和簽核,目標是在先進的奈米技術時代繼續遵循摩爾定律預測的技術節點升級。

SYNAPTIC專案產生的單元庫、工具和設計方法可合成並實現多個基於一套縮小的匹配佈局(layout pattern)同時保持相似的面積、功耗和時間性能的設計。這些研發成果證明,規則化對變異和可製造性的良性影響不會對其它指標造成不利影響。SYNAPTIC開發的良率指標和模型顯示,因為大製程窗口,晶片良率可大幅提高,這將立即轉化為成本效益,提高製造效率,降低光學鄰近效應修正(OPC,Optical Proximity Correction)加工量,加快產品上市。 SYNAPTIC開發的設計流程穩定,設計結果一致,並可支援產業設計評估。

透過成功完成所有階段性開發計劃,在不同的設計開發實現階段和創新的新一類設計合成及單元庫自動生成工具中實現規則化概念,SYNAPTIC專案有助於歐洲半導體工業與全球整合元件製造商(IDMs,Integrated Device Manufacturers)以及遠東代工廠同步發展,提高歐洲半導體和電子設計自動化企業的市場競爭力。

此外,SYNAPTIC在整個專案期間傾力宣傳相關研發活動,提高了全球對歐洲學術界半導體研究的關注度。

關鍵字: 工具流程  SYNAPTIC 
相關產品
Altera經過認證28 nm FPGA、SoC和工具流程 加速IEC 61508相容設計
  相關新聞
» MIPS:RISC-V架構具備開放性與靈活性 滿足汽車ADAS運算高度需求
» 應材於新加坡舉行節能運算高峰會 推廣先進封裝創新合作模式
» 生成式AI海嘯來襲 企業更需要AI雲端服務來實現創新與發展
» 研究:Android品牌多元化布局高階市場 本地化策略與技術創新將引領潮流
» AI走進田間 加拿大團隊開發新技術提升農食產業永續發展
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
» 光通訊成長態勢明確 訊號完整性一測定江山
» 分眾顯示與其控制技術
» 新一代Microchip MCU韌體開發套件 : MCC Melody簡介

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BN3EEF0ESTACUKG
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw