電路板設計軟體市場廠商-Mentor Graphics,於日前推出ICX 3.0信號完整性解決方案,可在單一模擬環境同時支援SPICE、IBIS和VHDL-AMS語言,是業界第一套具備此項能力的電路板信號完整性工具。利用Mentor的ADVance MS(ADMS)模擬技術,ICX 3.0允許工程師採用多種語言建立的信號完整性模型,並利用它們執行完整的電路板層級驗證作業,不但帶來更大的彈性和精準度,還能縮短設計週期時間。
Mentor Graphics表示,高速數位電路板的時脈頻率不斷增加,信號邊緣速率也越來越快,可能造成信號完整性和時序問題,ICX 3.0可以解決這些困擾,使模擬過程更精確而有效率;這套解決方案協助系統設計人員縮短設計時間和改善系統效能,並為IC廠商的元件提供更多行為模型選項。Mentor Graphics還同時推出Tau 3.0產品,它是功能強大的電路板層級時序解決方案最新版本,與ICX的整合也更良好。
目前的複雜高速電路板上,許多元件已開始採用更創新的緩衝器技術,但由於這些元件缺少精確可用的模型,信號完整性與時序驗證也變得更困難;在許多情形中,甚至由於IC設計太過複雜,只有SPICE或VHDL-AMS格式的元件模型可供使用。Mentor為解決這方面困擾,特別為ICX增加更多種模型格式支援,使設計工程師得以享受多模型語言環境提供的最大彈性和效率。
Mentor Graphics系統設計部門行銷總監Joe Dalton表示,高速電路板設計工程師非常熟悉各種可用模型的優缺點,新環境則為設計工程師帶來更大彈性,他們可以使用最適當的模型,甚至在單一電路中混合使用多種模型格式。VHDL-AMS的優點已在IC設計領域得到證明,透過對於這套語言的支援,Mentor得以繼續領導業界,協助客戶完成更具創意的系統設計。
利用新增加的ADMS模擬技術,ICX已能支援所有主要格式模型,包括 IBIS、三種不同版本SPICE(Eldo、HSPICE和Berkeley SPICE)以及VHDL-AMS;工程師可利用更詳細模型(例如SPICE或VHDL-AMS)來代表今天最複雜的元件特性,因此模擬精準度將變得更高。這種模型支援能力是由單一環境提供,無須再購買其它外部模擬工具的使用授權,也讓系統設計和模擬程序更有效率。
VHDL-AMS(IEEE 1076.1)是一種混合信號硬體描述語言,在混合類比/數位IC設計領域的應用已很成熟,目前也被用來建立高速緩衝器模型;VHDL-AMS結合IBIS的行為模型功能以及SPICE不受限制的電路描述能力,最適合很難或無法以其它語言建立的元件模型。利用VHDL-AMS語言,元件就算有非常高速的輸入/輸出接腳,工程師也可把它們的類比和數位模型資訊加入目標設計,這對新出現的匯流排標準特別重要,例如PCI Express、HyperTransport、10G銅線乙太網路以及RapidIO。