账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
Altera发售6.0版Nios II处理器和开发工具
 

【CTIMES/SmartAuto 劉筱萍报导】   2006年05月10日 星期三

浏览人次:【1427】

Altera公司10日宣布正式发售6.0版Nios II嵌入式处理器和Nios II嵌入式设计套件(EDS)。Nios II EDS提供32位、单精度、IEEE 754兼容浮点运算的支持,含有最近发布的Nios II C语言至硬件加速(C2H)编译程序。此外,Altera更新了Nios II嵌入式处理器,提高了设计人员构建多处理器系统的效率。

/news/2006/05/10/1817515919.jpg

Altera亚太区营销总监梁乐观表示:「Nios II C2H编译程序和浮点运算支持提高了嵌入式软件开发人员的灵活性,帮助他们提高设计性能,突出了Nios II处理器做为FPGA计算平台所具有的产品及时面市的优点。6.0版Nios II处理器和EDS的这些特性进一步扩大了Altera在嵌入式系统市场的领先优势。」

浮点支持是Nios II订制指令的一部分。订制指令将软件运算卸除给硬件,在提高CPU性能方面具有很大的灵活性。用户选择该功能后,预先构建好的浮点订制指令被自动加入到CPU数据信道中,利用专用硬件来完成所有的后续浮点运算。软件编程工具链完全支持浮点订制指令,为设计人员提供了完全透通的编程模型。

Nios II C2H编译程序是Nios II用户的效能工具。它从根本上提高了嵌入式软件的性能,将性能要求较高的C语言子程序自动转换为硬件加速器,整合到采用FPGA的Nios II子系统中。

關鍵字: Altera  梁樂觀 
相关产品
Altera PowerSoC DC-DC降压转换器具有高功率密度、性能和可靠性
Altera公开整合HBM2 DRAM和FPGA的异质架构SiP元件
凌力尔特发表经验证的Altera Arria 10 FPGA电源方案
Altera FPGA为RICOH SP 3600DN系列新款印表机提供支援
Altera经过认证28 nm FPGA、SoC和工具流程 加速IEC 61508兼容设计
  相关新闻
» 日本SEMICON JAPAN登场 台日专家跨国分享半导体与AI应用
» MONAI获西门子医疗导入应用 加快部署临床医疗影像AI
» 巴斯夫与Fraunhofer光子微系统研究所共厌 合作研发半导体产业创新方案10年
» 工研院IEK眺??2025年半导体产业 受AI终端驱动产值达6兆元
» ASM携手清大设计半导体制程模拟实验 亮相国科会「科普环岛列车」
  相关文章
» 使用PyANSYS探索及优化设计
» 隔离式封装的优势
» MCU新势力崛起 驱动AIoT未来关键
» 功率半导体元件的主流争霸战
» NanoEdge AI 解决方案协助嵌入式开发应用

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CO4L7FB2STACUK3
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw