账号:
密码:
最新动态
 
产业快讯
CTIMES/SmartAuto / 產品 /
 

【CTIMES/SmartAuto 陳玨报导】   2023年12月01日 星期五

浏览人次:【1324】

瑞萨电子(Renesas Electronics)宣布已设计并测试基於开放标准RISC-V指令集架构(ISA)的32位元CPU核心。新的RISC-V CPU核心将扩充瑞萨现有的32位元微控制器(MCU)IP产品组合,包括独有的RX系列和基於Arm Cortex-M架构的RA系列。

瑞萨已开发设计并测试基於开放标准RISC-V指令集架构的32位元CPU核心
瑞萨已开发设计并测试基於开放标准RISC-V指令集架构的32位元CPU核心

RISC-V是一种开放ISA,为具有灵活性、可扩展性、能效和开放的生态系统,在半导体产业迅速普及。许多MCU供应商正加速RISC-V产品的开发,瑞萨自行开发新的RISC-V核心,这种多功能CPU可以用作主要控制器或作为SoC、晶片中子系统甚至是深度嵌入式ASSP中的辅助核心。继先前采用晶心(Andes)科技公司开发的CPU核心,推出32位元语音控制和马达控制ASSP元件,以及RZ/Five 64位元通用微处理器(MPU)後,使瑞萨成为新兴RISC-V市场先进的供应商。

瑞萨RISC-V CPU实现了令人印象深刻的3.27 CoreMark/MHz效能,优於市场上的类似架构。

瑞萨目前向特定客户提供基於新核心的样品,预计2024年第一季推出首款基於RISC-V的MCU及相关开发工具。

關鍵字: CPU  瑞薩 
相关产品
[COMPUTEX] Supermicro机柜级随??即用液冷AI SuperCluster支援NVIDIA Blackwell
瑞萨新款RA0 MCU系列具备超低功耗功能
IAR以开发环境支援瑞萨首款通用RISC-V MCU
瑞萨新款通用32位元RISC-V MCU采用自研CPU核心
瑞萨RZ/V2H MPU适用於具有视觉AI和即时控制功能的新一代机器人
  相关新闻
» 研究:全球电视出货於2024年第二季年增3% 高阶电视拉抬市场动能
» 高龄医学暨健康福祉研究中心将於2025年完工启用
» Nexperia新型齐纳二极体产品优化可解决过冲和杂讯现象
» 中信科大携手西日本工业大学推动半导体及AI教育发展
» DELO将於11月举办线上半导体会议
  相关文章
» 强健的智慧农业 让AI平台成为农作物守护者
» 轻触开关中电力高度与电力行程对比
» 确保机器人的安全未来:资安的角色
» 为何设计乙太网路供电需要MCU?
» 为绿氢制造确保高效率且稳定的直流电流

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK89H9KW7GQSTACUKB
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw