美商智霖(Xilinx)日前宣布该公司知名支持数字讯号处理工具(DSP)之产品System Generator最新2.2版本在台上市。System Generator2.2系列工具与MathWorks Release13系列中的MATLAB6.5以及Simulink5的模式系统可完全兼容。这套新软件搭配上Xilinx的Integrated Software Environment (ISE) 5.1i FPGA设计方案,让顾客能以Xilinx(r) Virtex-II系列FPGA,发展高效能的DSP系统,实时且大幅提高生产力。Xilinx DSP Center of Excellence产品总监David Squires表示:「我们与MathWorks的策略联盟包括合作研发推出彼此兼容的产品,以确保能尽早让顾客能提升每个阶段的DSP设计流程。所以在使用这些工具的同时,顾客也可利用新DSP的设计,大幅提高生产力。」
内 文:
美商智霖(Xilinx)日前宣布该公司知名支持数字讯号处理工具(DSP)之产品System Generator最新2.2版本在台上市。System Generator2.2系列工具与MathWorks Release13系列中的MATLAB6.5以及Simulink5的模式系统可完全兼容。这套新软件搭配上Xilinx的Integrated Software Environment (ISE) 5.1i FPGA设计方案,让顾客能以Xilinx(r) Virtex-II系列FPGA,发展高效能的DSP系统,实时且大幅提高生产力。
Xilinx DSP Center of Excellence产品总监David Squires表示:「我们与MathWorks的策略联盟包括合作研发推出彼此兼容的产品,以确保能尽早让顾客能提升每个阶段的DSP设计流程。所以在使用这些工具的同时,顾客也可利用新DSP的设计,大幅提高生产力。」
Xilinx 指出,System Generator在DSP的应用工具能在Simulink 5中的Xilinx Blockset自动产生FPGA建置方案,并可达到以往在人工设计才能达成的效能与密度。在Virtex-II Pro 组件中,此套工具让系统架构与DSP工程师能支持像是SRL16E位移缓存器逻辑(shift-register logic)等功能、高达556 18 x 18的嵌入型放大器(multiplier)、以及10 Mbits的双埠随机存取内存。这个工具能自动产生一组测试系统以检验设计功能、一组档案控制时间、一组脚本文件案支持FPGA合成器、仿真HDL、以及各种建置工具,进而大幅缩短设计时间。此套工具亦支持多重速率的DSP应用系统,现今大多数FPGA的DSP建置方案正属于这种类型。