账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
 

【CTIMES/SmartAuto 劉筱萍报导】   2010年06月24日 星期四

浏览人次:【3184】

为了拓展在安全监控市场的FPGA解决方案,Altera昨(23)日宣布,推出第一个可在单颗FPGA上运行的高画质(HD)安全监控网络(IP)摄影机参考设计。这个解决方案具有Altera低成本的Cyclone III或Cyclone IV FPGA,和来自Eyelytics公司的硅智财,以及由Apical公司所支持的AltaSens 1080p60 A3372E3-4T与Aptina的720p60 MT9M033高画质宽动态范围(WDR)CMOS影像传感器。

相较于以往所采用的传统数字信号处理器与ASSP架构,这个全套式解决方案可让安全监控设备制造商能够缩减电路板面积,降低功率消耗,增加灵活性与减少开发时间。

传统的数字信号处理器与ASSP,并不具备接受来自1080p与720p宽动态范围CMOS传感器,产生的较大带宽数据所需的处理能力(举例来说,一个完全高画质的影像光栅是2200x1125画素 x 每个画素16+位 x 每秒60格,将产生大于2 Gbps的带宽)。Altera的Cyclone产品系列FPGA可提供应用所需的带宽与处理效能,能够处理当今高画质宽动态范围CMOS影像传感器所产生的庞大数据。

在以往的设计中,高画质宽动态范围摄影机系统在当数字信号处理器或ASSP在处理「后端」的视讯编码时,仍需要FPGA来执行「前端」的数据处理,现在,所有的这些芯片都可以用单颗Altera FPGA来取代。

Altera的高画质安全监控网络摄影机参考设计的功能包括:

•Apical的影像讯号处理(ISP)结合了同等级中最佳的宽动态范围处理「iridix」图像处理引擎,具有先进的瞬间与空间噪声减噪能力

•供Altasens A3372E3-4T宽动态范围模式使用的「棋盘式解马赛克」核心

•「3A(Auto,自动)」功能,像是在Altera的Nios® II嵌入式软式核心处理器上以软件方式实行自动曝光与自动白平衡

•Eyelytics的H.264视讯编码,具有每秒30格的720条逐行扫描编码,或是在主要编码规模(main profile)下实行每秒15格的1080条逐行扫描编码

•Altera的三倍速Ethernet MAC硅智财核心

由于可以排除掉对数字信号处理器或ASSP的需求,并可结合所有的这些功能到一颗Altera FPGA之中,因此设计师可以缩减电路板面积,得以获得成本与功率消耗上的好处,Altera的单芯片解决方案可比先前的设计缩减超过50%的功率消耗。

Altera表示,在这个参考设计中搭配了广泛多样的硅智财,让设计师能够专注在摄影机的开发,可缩短开发过程超过一年的时间,所有的摄影机设计师都可以为他们所需的特定功能来客制化FPGA,像是增加自己的软件来进行动态侦测,以及进行平移、倾斜与缩放控制。

關鍵字: 安全监控  FPGA  Altera 
相关产品
AMD为成本敏感型边缘应用打造Spartan UltraScale+产品系列
PolarFire FPGA采用Microchip安全架构 通过英国国家网路安全中心审查
莱迪思以Lattice Drive解决方案拓展软体产品 加速汽车应用开发
Microchip整合开发套件加速FPGA 卫星系统设计
莱迪思全新Avant FPGA平台提供低功耗和先进互连
  相关新闻
» 美光针对用户端和资料中心等市场 推出232层QLC NAND
» 摩尔斯微电子在台湾设立新办公室 为进军亚太写下新里程碑
» 爱德万测试与东丽签订Micro LED显示屏制造战略夥伴关系
» 格斯科技携手生态系夥伴产学合作 推出油电转纯电示范车
» Arm:因应AI永无止尽的能源需求 推动AI资料中心工作负载
  相关文章
» 开启边缘智能新时代 ST引领AI开发潮流
» ST以MCU创新应用技术潮流 打造多元解决方案
» ST开启再生能源革命 携手自然迎接能源挑战
» ST引领智慧出行革命 技术创新开启汽车新纪元
» ST:精准度只是标配 感测器需执行简单运算的智慧功能

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK84RDMS9IASTACUKZ
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw