新思科技(SNPS)近日发表其最新的缓存器转换层级合成解决方案─Design Compiler 2002.05版本。有超过十年的时间,全世界的硬件设计工程师们仰赖Design Compiler(DC)创造出极大多数的集成电路芯片。为了满足不断增加的设计挑战,Design Compiler这几年持续加强其功能,致使这最新的版本提供快两倍的执行速度,提升百分之十五的电路执行效能,与缩小百分之十四的芯片面积。今日设计工程师们运用Design Compiler进行的广大集成电路设计,遍及各式各样的应用范围。他们的设计多样化,从大型、数百万逻辑闸的高速设计,到注重芯片面积与功率效能的设计都有。
新思科技表示,DC2002.05版本有益于整体的设计范畴。对高阶的芯片设计而言,客户们最迫切需要的是,设计结果的质量、压缩大型设计与时序收敛。针对时序收敛,新思科技的Physical Compiler建构于Design Compiler之上,且直接受惠于Design Compiler的强化功能。Design Compiler与Physical Compiler充份运用DC 2002.05版本弹性化流程与强化输出结果质量所带来的优势。例如,因为DC 2002.05版本在内存使用方面的加强,可允许用户们在最大型的可逻辑合成设计之中,察觉到十倍以上效能的改善,这些强化特征包含有界面逻辑模块(Interface Logic Model)、六十四位的支持,与更进一步自动化各个击破的流程。
今日主要的设计对数学运算逻辑的优化有逐渐增加的需求,因为这些运算功能常常决定了芯片设计整体的效能。新的版本以加强功能的DC Ultra满足这样的需要,它藉由新思科技Module Compiler内特殊的数据路径引擎普及数据路径产生技术。在此新版本之中,所有设计大型、中型或小型芯片的用户们都将受惠于使用容易与逻辑合成和再次优化执行效能的提升。