先进集成电路设计的厂商,新思科技18日发表其主要实体合成工具的最新版本,Physical Compiler 2002.02,为规模超过两千万逻辑闸的设计,提供工程师们一个时序收敛的流程.新版的Physical Compiler为达成这种高生产力的流程,新增三项主要功能:为超过双倍的实际容量,支持六十四位平台、为延伸它在阶层式芯片设计的能力,提供PrimeTime也支持的界面逻辑模块(Interface Logic Model)、以及为设计在架构探索流程当中,提供一个加强五倍执行效能的全新快速合成模式.
新思表示,Physical Compiler首次为Solaris及HP操作系统提供六十四位平台.藉由对六十四位的支持,Physical Compiler为超大规模的系统单芯片设计,实现提升设计工具容量的需求。
Toshiba电子设计自动化技术发展部门的资深经理,Masami Murakata表示,「我们的复杂,数百万逻辑闸系统单芯片设计,需要拥有?拟无限容量的实体合成工具,藉由Physical Compiler六十四位模式的支持,将满足这些设计容量的需求.我们已经成功地运用Physical Compiler六十四位软件于我们部份最具挑战性的设计上,并且准备未来将它运用在本土的设计当中。」
当采用阶层式的设计方法时,为了使芯片最顶层的时序收敛,工程师会运用模块的方式来表示设计底层的区块.在这个新版本之中,Physical Compiler能够支持界面逻辑模块(ILMs).同样的模块也可运用在PrimeTime内从事整体芯片的时序分析.ILMs虽是设计逻辑的简化实体模块,但确具备高度的准确性.在设计顶层利用ILMs所提供的高阶逻辑简化,可以实现功能强大的芯片层级时序收敛解决方案,以避免当遇到超大型设计时所衍生出来的设计工具容量与执行效能的问题.新思科技同时也为Physical Compiler加入新的快速合成模式,提供客户们在探索不同的设计架构时,加快五到十倍的执行效能.
新思科技实体合成事业单位的资深副总裁暨总经理,Sanjiv Kaul表示,「藉由新版本Physical Compiler的发表上市,我们所提供的设计流程已经帮助我们的客户们为数百万逻辑闸的设计,达成快速且有效的时序收敛,随着我们持续强调提供客户们最佳的解决方案,并且将焦点放在客户的成功上,新思科技的Physical Compiler已经成为客户们设计流程之中不可或缺的一部份。」
Physical Compiler也支持Linux系统平台.随着设计复杂度的增加,工程师们将依赖高效能的大型工作站网络.执行Linux系统,低成本且可靠的工作站提供了理想的设计发展平台.支持Linux操作系统的Physical Compiler,为复杂集成电路与系统单芯片工程师们提供了一个高产能,低成本的设计发展环境.