網際網路基礎設施領域高效能時序解決方案供應商Silicon Labs(芯科)推出適用於無線基礎設施應用的高整合度時脈IC,此無線基礎設施應用包含小型基地台(small cell)和大型基地台(macro cell)。Silicon Labs的新型Si5380時脈產生器是足以取代低相位雜訊整數N分頻時脈、壓控振盪器(VCXO)、離散式迴路濾波器和電壓穩壓器的單晶片元件。Si5380時脈IC提供了媲美傳統離散式解決方案的相位雜訊效能,同時在封裝尺寸、物料成本(BOM)、功耗、效能和易用性提供優勢。
|
超低相位雜訊的Si5380時脈IC有效降低小型和大型基地台應用的BOM成本、電路板面積和功耗 |
根據Cisco最近的一項研究顯示,在影音串流服務和IoT連結裝置廣泛部署的推動下,全球行動數據總流量在2014年至2019年間將可能飆升近十倍。雖然基地台供應商正在開發新的4G/LTE設備以增加網路容量和覆蓋範圍,但是對於小型基地台而言,設計難度則日益增加,因為在擁擠的城市環境中,它們經常被部署到空間和功耗受限的室外位置。Silicon Labs的新型Si5380時脈IC是單晶片無線時脈IC,針對尺寸、功耗、整合度和效能進行最佳化,適合小型基地台應用。
Si5380時脈IC藉由Silicon Labs最新的第四代DSPLL技術,特別為下一代小型和大型基地台遠端射頻前端(RRH)設計提供最佳化解決方案。DSPLL技術創新的雙迴路混合訊號架構在數位鎖相迴路(PLL)架構中整合一個高效能的15GHz類比壓控振盪器,消除了通常所需的離散式迴路濾波器和低壓差(LDO)穩壓器,使得此款時脈解決方案能夠提供超低相位雜訊時脈合成和最佳PLL整合度的組合。
相較於基於VCXO的時脈IC解決方案,Si5380時脈元件可減少66%的PCB面積、降低30%的功耗。今日的小型基地台通常功耗預算受限,並且一般採用乙太網路供電(PoE)技術供電,因此高能效的時序元件特別重要。藉由在DSPLL中整合所有PLL和電源穩壓電路,Si5380晶片能夠提供電路板層級雜訊抑制、電源雜訊抑制和在操作溫度範圍內一致、可重複的相位雜訊效能。
基於VCXO的時脈解決方案,在震動環境下通常導致寄生效能衰減,而Si5380晶片整合的DSPLL技術無論在任何系統環境下都能夠提供優異的寄生響應。此外,Si5380時脈晶片在鎖定到高抖動輸入時脈後能夠保證低相位雜訊,確保資料轉換器效能不會受到外部影響而衰減。Si5380能夠產生高達1.47456 GHz的4G/LTE頻率,並提供12路獨立的可配置時脈輸出,為相容於JESD204B標準的資料轉換器、FPGA和其他邏輯元件提供時序服務。
Silicon Labs時序產品行銷總監James Wilson表示:「Si5380時脈是高整合度的時序解決方案,其可滿足小型和大型基地台在各類環境條件下對於精巧PCB封裝、低功耗、可用性和營運商等級相位雜訊效能的需求。Silicon Labs高整合度的DSPLL時脈架構結合易於使用的ClockBuilder Pro軟體,大幅簡化了當今異質(heterogeneous)無線網路所需時脈合成和抖動衰減的設計難度。」
利用ClockBuilder Pro簡化時脈樹設計
為簡化無線基地台的時脈樹設計,Silicon Labs的ClockBuilder Pro軟體能協助設計人員在五分鐘內產生可編程的Si5380時脈配置,進一步最小化軟體開發成本。無需為客製化時脈晶片等待數月,設計人員只需透過ClockBuilder Pro簡單的上傳其客製化配置到Silicon Labs工廠預燒錄的Si5380時脈樣品,就能夠在兩周內出貨。藉由客製化樣品交貨時間短,客戶能夠大幅加速整個產品開發過程。
Si5380時脈IC現已量產,並可提供工廠預編程的樣品。為協助開發人員快速進行從晶片配置到詳細效能評估的工作,Silicon Labs也提供了Si5380-EVB評估板,現已供貨。ClockBuilder Pro軟體可從Silicon Labs網站免費下載。(編輯部陳復霞整理)