Xilinx(美商賽靈思)宣佈將展示序列連結技術的最新開發成果,此新技術可降低序列數位介面的成本與功耗,並能快速採納最近興起的DisplayPort與乙太網路AVB協定。此項創新的關鍵核心就是能簡化完整廣播級音訊與視訊介面解決方案的開發流程,並在單一可編程元件中同時支援SD、HD、以及3G-SDI等標準的Xilinx Broadcast Connectivity Targeted Design Platform 設計平台。這些新功能為專業廣播級系統加速上市時程及突顯產品特色。
賽靈思運用Xilinx Virtex-6與Spartan-6 FPGA,其通用平台方案能支援廣播級音訊、視訊、以及網路連結等應用方面,具有可擴充效能及節省成本的效益。賽靈思的廣播連結平台並結合支援HD視訊的低成本、低功耗序列收發器,可運用在各種專業廣播級產品的FPGA方案。此產品亦結合賽靈思新型DisplayPort介面LogiCORE智財(IP)核心,可在專業與消費性螢幕上傳送與接收序列數位視訊內容。
賽靈思將針對廣播連結平台推出一系列鎖定特定市場的開發套件,讓研發業者能快速著手運用特定的參考設計方案與開發板,之後再視需要修改設計內容,以因應特定功能與其應用設計目標的需求。特定應用包括相機、交換器、路由器、編碼器、專業螢幕、以及劇院級投影機。