帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
IDT發表高性能時脈裝置
4 PLL時脈架構設計可提昇PC系統性能

【CTIMES/SmartAuto 楊青蓉報導】   2003年09月16日 星期二

瀏覽人次:【1413】

IDT日前針對桌上型電腦運算平台推出一系列時脈產生與分散裝置(CV104、CV105、CV107及CV109)。IDT表示,為因應日漸成長的時脈管理裝置市場,該公司運用其長期在發展通訊IC應用的時脈分配器(clock-distribution)和時脈產生器(clock-generation)解決方案所擁有的專業經驗與技術,延伸發展出全新可供PC平台所用的時脈架構。

IDT的PC時脈架構設計採用4個相位閉鎖迴路,能完整並獨立控制電腦系統內的關鍵時脈迴路,且可以取代傳統的3 PLL時脈架構設計,完全相容於採用3 PLL時脈設計的主機板。主機板製造商只要進行簡單的抽換,便可以輕易昇級其主機板設計。

IDT的PC時脈架構設計提供CPU、PCI、SRC與USB介面獨立的時脈架構,並執行可相容直線進階頻率調整的程式設計,而非一般常用的分離進階法,讓電腦玩家可以調整系統。IDT時脈與邏輯產品策略行銷總監Kevin Walsh表示,「因為看到PC用時脈架構不斷的變化與日漸提昇的需求,IDT便決定進軍PC時脈市場。PC架構也開始需要類似電信通訊所用的時脈技術,如可以支援序列I/O標準等。」

關鍵字: IDT  Kevin Walsh  一般邏輯元件 
相關產品
Keyssa與IDT宣布結合無線電源與高速無線資料傳輸
IDT和Prodrive合作開發新款100ns延遲RapidIO交換機設備組合
IDT推出新一代RapidIO交換器
IDT推出15瓦無線充電發送器和接收器解決方案
IDT三模式接收器系列支援磁共振和感應無線充電標準
  相關新聞
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力
» 國科會促產創共造算力 主權AI產業專區落地沙崙
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.116.40.151
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw