账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
激发与即时信号轨迹撷取技巧分析
数位除错的技巧

【作者: Jennie Grossligt】2006年10月04日 星期三

浏览人次:【3091】

如果需要进行验证测试或为电路除错,可以运用逻辑分析仪结合激发与即时信号轨迹撷取的方法来节省时间。这篇文章将探讨三种方法,以说明如何运用激发与即时信号轨迹撷取能力的组合进行除错,包括:


  • (1)模拟输入电路的信号,然后使用逻辑分析仪撷取输出信号轨迹,以验证电路对特定激发条件的反应是否正确;


  • (2)利用逻辑分析仪撷取通讯资料流,然后迅速将即时的信号轨迹转换为码型产生器的激发条件;


  • (3)码型产生器并不限于产生完美的资料,也可以加入已知的错误,以测试电路如何回应不符规格的输入信号。




《图一 数字电路功能区块图》
《图一 数字电路功能区块图》

方法一:模拟电路信号并撷取输出轨迹

第一种方法是模拟输入电路的信号并使用逻辑分析仪撷取输出信号轨迹,这是测试电路功能的传统方法,先利用码型产生器(PG)模拟输入电路的信号,再使用逻辑分析仪撷取输出信号轨迹,以验证电路对特定激发条件的反应是否正确。内建了码型产生器的逻辑分析仪可以为数位系统的验证与除错作业,提供一套密切整合的解决方案。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
以RFID和NFC技术打造数位双生 加速医疗业数位转型
疫情改变物流业面貌 启动智慧化方能因应新变局
动物大探奇
RFID建构自动化基础 为智慧制造做好准备
永远不会忘记袋--适用于高龄者之记忆辅助背包
comments powered by Disqus
相关讨论
  相关新闻
» 艾迈斯欧司朗全新UV-C LED提升UV-C消毒效率
» ASM携手清大设计半导体制程模拟实验 亮相国科会「科普环岛列车」
» TIE未来科技馆闭幕 GenAI Stars、IC Taiwan Grand Challenge奖揭晓
» 诺贝尔物理奖得主登场量子论坛 揭幕TIE未来科技馆汇聚国内外前瞻科技
» 国科会主办量子科技国际研讨会 链结国际产学研能量


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BP0NDQGMSTACUK2
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw