账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
前瞻封装专栏(9)
铜与低介电常数在晶圆后段制程的发展与应用

【作者: 李俊哲】2003年03月05日 星期三

浏览人次:【9183】

铜(Cu)与低介电值(Low-K dielectric)晶圆的发展背景

高速、多功能晶片需求量增加

自从1959年基尔比(Jack Kilby)与诺宜斯(Robert Noyce)两人提出积体电路的发展基础后,半导体各项制程技术即不断推陈出新,而作为积体电路中内部连线材料的铝与防止内部连线产生相互干扰、填充在连线之间的二氧化矽,由于其介电常数介于3.9与4.5之间,在内部连线的间距愈趋缩小且信号频率持续增加的趋势下,已无法完全满足新世代积体电路对电气信号传递的需求。因此全球各大半导体厂商除了持续投入铜制程技术开发,低介电常数材料制程也将是提高晶片电性效能另一重要关键技术。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
AI高龄照护技术前瞻 以科技力解决社会难题
3D IC 设计入门:探寻半导体先进封装的未来
SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
超越MEMS迎接真正挑战 意法半导体的边缘AI永续发展策略
CAD/CAM软体无缝加值协作
comments powered by Disqus
相关讨论
  相关新闻
» 工研院携手凌通科技开创边缘AI运算平台 加速制造业迈向智慧工厂
» 工研院IEK眺??2025年半导体产业 受AI终端驱动产值达6兆元
» SEMI提4大方针增台湾再生能源竞争力 加强半导体永续硬实力
» 大同智能携手京元电子 签订绿电长约应对碳有价
» 机械公会百馀会员续挺半导体 SEMICON共设精密机械专区


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BN35IXQASTACUKQ
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw