今日的電子設計人員處理的資料組比以前大得多,而此趨勢在未來也將持續。先進的數位設備設計趨勢讓工程師和系統研發人員倍感壓力,必須迅速識別捉摸不定的軟硬體問題起因,才不會威脅到研發時間。特別是在需要以較高速進行操作且必須回應一或多個輸入訊號,不需受限於高階計算及通訊應用的電路問題。工程人員可能要處理「主流」(例如,以高達 100MHz 執行的微控制器應用)或「高階」(例如,超過 2.5GS/s的PCI Express串列資料流)的訊號。
處理數位訊號的工程人員最主要的考量就是訊號完整性,特別是以一種決定且可信任的方式,將訊號從數位電路的一部份散佈至另一部份的需求提供訊號所包含的數位資訊。需要特定分析及以經驗為依據進行原型量測才能確保足夠的數位訊號完整性,以驗證設計模型方法的有效性。對於必須面對多通道高速串列匯流排如PCI Express及SATA III、新DDR2技術如 FB-DIMM(fully buffered dual inline memory module),或手機通訊市場常見的先進處理器及匯流排系統的工程人員而言,這些考量變得日益重要。
對於處理這些複雜挑戰的工程人員來說,可選擇的工具就是邏輯分析儀。近年來,邏輯分析儀的性能及簡易使用的特性已大幅改善,而現在的工程人員熟悉以Windows使用者介面為特性的儀器、以Windows為基礎的開放式PC控制器、所有顯示在單一顯示器上的資料會自動進行與時間關聯的量測,以及可讓儀器針對特定應用自行設計或擴充以符合未來需求的模組結構。
...
...
使用者別 |
新聞閱讀限制 |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10則/每30天 |
5/則/每30天 |
付費下載 |
VIP會員 |
無限制 |
20則/每30天 |
付費下載 |