帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
NXP與IPextreme發佈IP設計的突破性方法論
 

【CTIMES/SmartAuto 林佳穎 報導】   2008年04月08日 星期二

瀏覽人次:【1575】

為系統晶片(System-on-chip)設計師提供半導體智慧產權(IP)的IPextreme公司和恩智浦半導體(NXP)宣布︰恩智浦內部開發的CoReUse方法及QCore工具現已可透經由IPextreme對整個半導體產業進行授權。

CoReUse代表著恩智浦在開發完整、實際、高效的系統上的超過10年的投資成果,能夠在團隊和公司層級被使用,並幫助工程師開發可重複使用的、高品質的IP。CoReUse包含一系列的規格、指導方針及參考樣板,能夠指導工程師開發可重複使用的數位、類比混合訊號(AMS)和RF IP。它主要包括(1)CoReUse Foundation,這是一組參考手冊,包括CoReUse標準和限制(CoReUse Standard and Constraints),定義了目錄架構、命名約定和用於Verilog和VHDL設計的快速參考卡。(2)用於CTAG/IEEE 1500的Design for Test (DfT) 規格,以及支援測試AMS和高速IO技術。(3)一組額外針對AMS和RF IP的規格。(4)用於轉換層級模型(transaction level modelling)、使用SPIRIT IP-XACT進行SoC整合、PSL判定(assertion)的系統級規格。(5)架構級規格,在使用晶片上匯流排時能夠建立以IP為基礎的平台。(6)文本參考樣板,幫助工程師獲得他們所開發的IP的主要訊息。

CoReUse標準的一個重要對應工具是QCore,這是由恩智浦內部開發的一個EDA工具,用來自動檢查一個IP的可用功能以及使用說明,以滿足該標準的需求。QCore能夠製造一個認証,根據IP對於CoReUse標準的順從程度(compliance level)進行分類,使得整合者能夠了解該IP的完整性以及品質。

關鍵字: IP  SoC  NXP(恩智浦IPextreme 
相關新聞
[COMPUTEX] NXP技術長Lars Reger:打造可預測的智能自主設備
世界先進與NXP合資興建12吋晶圓廠 主攻類比電源晶片應用
恩智浦S32N55處理器實現車輛中央實時控制的超級整合技術
大聯大世平集團攜手NXP 持續深耕工業物聯網產業
西門子Solido IP驗證套件 為下一代IC設計提供端到端矽晶品質保證
comments powered by Disqus
相關討論
  相關文章
» 打開訊號繼電器的正確方式
» 生成式AI助功率密集的計算應用進化
» 台灣AI關鍵元件的發展現況與佈局
» AI帶來的產業變革與趨勢
» 你能為AI做什麼?


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.137.180.113
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw