帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
工研院量測中心將研發發展65奈米量測技術
 

【CTIMES/SmartAuto 報導】   2004年05月24日 星期一

瀏覽人次:【3493】

工研院量測中心日前宣布將與美國Accent Optical Technologies共同合作研發65奈米微影製程疊對量測技術,其量測範圍可精確到2奈米(nm),此技術將可提供國內下一代半導體產業製造量測過程之用。

由於半導體製程的關鍵尺寸(Critical Dimension)設計逐年縮小,相對的微影疊對量測精確度就要逐年提高,於半導體製程中(Layer to Layer)間的疊對(Overlay)精確度,傳統顯微鏡判讀的方法已無法達到其要求,量測中心與美國Accent Optical Technologies 公司正式簽約合作,共同研發最新的微影疊對量測技術。這項最新的 65奈米微影製程疊對量測技術,精確度可達到2.0 nm。

量測中心表示,根據ITRS(International Technology Roadmap of Semiconductor) 2004年的研究報告指出,半導體產業對於線距的要求已由過去的107奈米縮小到現在的90奈米。另外,對於微影疊對量測的準確性要求,也從過去的3.5奈米減少為3.2奈米。未來半導體產業進入65奈米製程,也必須達到2.3奈米的精確量測範圍。這一次的合作,將利用全新量測技術物理特性增加可分析的資料,以降低製程中可能產生的誤差,並藉由雷射散射(Scatterometry)和亮域顯微(Bright-field Microscopy)原理提升量測精密度並降低量測儀器所產生的誤差。

關鍵字: 工研院  半導體製造與測試 
相關新聞
HLF高峰會首次移師新竹工研院 吸引全球10大創新生態系代表齊聚台灣
智慧校園 ICT+AI 把關 7-11未來超商X-STORE 8啟動
工研院攜手聚賢研發 開拓農業伴生創電新模式
海委會攜手海廢標竿企業 赴日共創循環經濟新契機
工研院通訊大賽獲獎名單出爐 AI創新應用助2025年通訊業產值破兆
comments powered by Disqus
相關討論
  相關文章
» 最佳化大量低複雜度PCB測試的生產效率策略
» 確保裝置互通性 RedCap全面測試驗證勢在必行
» ESG趨勢展望:引領企業邁向綠色未來
» 高階晶片異常點無所遁形 C-AFM一針見內鬼
» 高速傳輸需求飆升 PCIe訊號測試不妥協


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.17.183.204
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw