可编程邏辑解决方案領导厂商美商赛靈思(Xilinx)公司,近日宣布其针对DDR2 SDRAM界面的低成本Spartan-3A FPGA开发工具包、锁定多重高效能内存界面(I/F)的Virtex-5 FPGA开发平台(ML-561),以及1.7版的内存界面产生器(MIG)软件,均已经上市。这些完备的解决方案让FPGA用户在各种信息传输速率及汇流排带宽条件下,快速建置、验证客制化的内存界面设计,加速上市时程。
赛靈思的内存界面解决方案,是采用经过生产验证的90奈米Spartan-3A与65奈米Virtex-5 FPGA所开发的,相较于市面上任何一款FPGA解决方案,其可支持高达兩倍的带宽。运用I/O优化的Spartan-3A系列组件可迅速建置低成本内存界面;而内建75 ps校正电路、可在FPGA任一面連结内存的弹性I/O、以及采用创新封装技术來最小化讯号串音噪声的Virtex-5 FPGA,则能在广泛的内存界面中提供可靠运作、以及最高的带宽。