帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
ARM推出嵌入式記憶體測試與修復系統
 

【CTIMES/SmartAuto 賴孟伶報導】   2006年10月24日 星期二

瀏覽人次:【1348】

ARM宣布推出emBISTRx嵌入式記憶體測試與修復系統;該系統與ARM Advantage及Metro記憶體編譯器緊密整合,而該兩項記憶體編譯器均為Artisan實體層IP系列中的一員。此款ARM推出的全工嵌入式記憶體子系統,整合了內建自我測試(Best-in-Self-Test, BIST)及內建自我修復(Best-in-Self-Repair, BISR)IP,俾使Advantage與Metro系列記憶體在邁入45奈米、65奈米及90奈米製程時,能提高整體晶片良率、降低晶片成本、提高獲利,以及增進製造測試的品質。

在奈米設計的時代,記憶體內容增加至數千個記憶單元(instance),導致系統單晶片(System-on-chip, SoC)開發業者在管理功率、效能及尺寸等設計參數的管理上,面臨各個方面的挑戰。另一個主要的影響則是生產力的開發,以確保良率的提升及高品質的測試。

ARM emBISTRx系統使用一套階層式分散架構,有別於目前採用專屬控制器支援各別記憶體類型的模式。ARM解決方案透過一套集中式的共用BIST/BISR控制器,管理不同尺寸與類型的暫存器檔案與記憶體,以及置於記憶體單元旁的智慧型包裝器。ARM整合模式的利益在於能夠在控制器、包裝器及記憶體巨集間,針對測試與修復邏輯進行最佳化分割,以降低整體記憶體子系統佔用的空間。相較於傳統的設計方法,依照設計與建置方式的不同,該架構平均可減少20%至30%的系統尺寸。

此外,ARM emBISTRx解決方案有效降低了互連與配線壅塞的情況,進而節省空間並達到更快的時序收斂。這種節省空間的架構模式,使開研發業者能在有限的時間內,針對時序關鍵途徑進行最佳化,並支援全速模式測試,以因應消費者及企業快速變遷的重要需求。

為了提高設計生產力,ARM emBISTRx系列加入一套自動化工具,能將BIST/BISR內建並整合至設計方案中,進而縮短建置時間並排除各種設計錯誤。ARM emBISTRx系統與ARM記憶體編譯器緊密結合,為開發業者提供一套簡單易用的解決方案,以建置ARM嵌入式記憶體子系統。

除了傳統鎖定標準記憶體錯誤類型外,ARM emBISTRx系統還包含許多演算法,能偵測奈米技術中實際的矽元件瑕疵,如漏電、微弱位元(weak bits),以及其他因低良率而導致的細微反應,如短路與開路。偵測型BIST演算法能減少測試失效的可能性,讓高產量產品能節省數百萬美元的成本。ARM emBISTRx 系統特別針對ARM的記憶體冗餘架構進行調校,而該架構則以記憶體瑕疵資料、細胞單元良率(bit-cell yields),以及相關晶圓廠的建議資料作為基礎。

關鍵字: ARM  一般邏輯元件 
相關產品
IAR產品新版增強雲端除錯和模擬功能
IAR Embedded Workbench 9.40加入PACBTI功能延伸架構 提升程式碼安全
HOLTEK推出5V寬電壓32-bit MCU—HT32F50020/50030
Microchip推出Arm Cortex-M0+核心的32位元微控制器
Nordic Thingy:53平台結合雙核心Arm應用處理器和嵌入式ML效能
  相關新聞
» 松下汽車系統與Arm合作標準化軟體定義車輛 加快開發週期
» 2024 Arm科技論壇台北展開 推動建構運算未來的人工智慧革命
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
  相關文章
» 以協助因應AI永無止盡的能源需求為使命
» 智慧家居大步走 Matter實現更好體驗與可靠連結
» 車載軟體數量劇增 SDV硬體平台方興未艾
» 低功耗MCU釋放物聯網潛力 加速智慧家庭成形
» AI賦能智慧邊緣 行動運算處理器的時代革命

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.144.31.86
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw