帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 產品 /
ARC和Cadence攜手推出低功率設計方法學
 

【CTIMES/SmartAuto 劉筱萍報導】   2007年09月19日 星期三

瀏覽人次:【4408】

ARC International和Cadence聯合發表一項全新的自動化通用功率格式(Common Power Format;CPF),讓新的低功率參考設計方法學(low power reference design methodology;LP-RDM)可執行於ARC專利的ARChitect處理器組態工具當中。這項LP-RDM和Cadence的低功率技術能將ARC新的Energy PRO技術捕捉成RTL,並持續經由設計流程轉換至GDSII,使IP核心可節省高達四倍的功率。

Cadence產業聯盟部總監Michael Horne表示:「ARC和Cadence已合作成功開發出以Si2聯盟通用功率格式(CPF)標準為基礎的參考設計流程。ARC透過Cadence的CPF低功率解決方案,成功以一個標準90nm低功率標準單元函式庫為ARC核心執行台積電90nm目標製程之排線表列(netlist)合成、驗證、平面規劃和繞線。這項設計一次就通過測試而且也達到了目標功率規格。」

ARC International產品開發與服務副總裁Paul Holt強調:「ARC和Cadence過去已合作創造了許多傑出的設計成果,也為許多共同的客戶提供內建ARC可組態核心及子系統的低功率SoC設計。這次新流程的實驗結果顯示,客戶使用ARC Energy PRO技術搭配Cadence的LP-RDM將可比以往傳統低功率流程節省高達四倍的功率。」

ARC的組態工具ARChitect在一個參考設計流程函式庫之內整合了Cadence的低功率方案腳本(scripts)。ARChitect讓設計工程師在運用Virage Logic公司的Area,Speed and Power(ASAP)Logic標準單元函式庫和超低功率標準單元架構的同時,可以建置數種Energy PRO功能。隨後ARChitect會產生出包含Energy PRO設計意圖的RTL,以供輸入到Cadence低功率方案中的關鍵元件Cadence Encounter數位IC設計平台當中。透過業界標準Si2聯盟通用功率格式,Encounter平台可為台積電90nm製程技術執行RTL to netlist合成、驗證、平面規劃和繞線。因此,SoC設計工程師可以輕易組態一顆Energy PRO處理器並讓所有低功率能力都自動經由整個Encounter流程到達最終佈局。

關鍵字: ARC  ARC International plc 
相關產品
北美國際汽車展90%採用SIEMENS PLM SOFTWARE技術
ARC支援Initio的USB 3.0與SSD開發創新控制器
ARC與瑞昱合作將音效強化技術延伸至消費市場
ARC推出VRaptor-Based新視訊子系統
ARC推出新模型與模擬工具加速SoC設計
  相關新聞
» 是德、新思和Ansys共同開發支援台積電N6RF+製程射頻設計遷移流程
» 美光32Gb伺服器DRAM通過驗證並出貨 滿足生成式AI應用要求
» Cadence結合生成式AI技術 開創多物理場模擬應用新時代
» AMD公佈2024年第一季財報 成長動能來自AI加速器出貨增長
» 調研:2027年超過七成筆電將是AI PC 並具備生成式AI功能
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.223.151.158
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw