帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
瑞薩開發第一代自有32位元RISC-V CPU核心
 

【CTIMES/SmartAuto 陳玨報導】   2023年12月01日 星期五

瀏覽人次:【1417】

瑞薩電子(Renesas Electronics)宣布已設計並測試基於開放標準RISC-V指令集架構(ISA)的32位元CPU核心。新的RISC-V CPU核心將擴充瑞薩現有的32位元微控制器(MCU)IP產品組合,包括獨有的RX系列和基於Arm Cortex-M架構的RA系列。

瑞薩已開發設計並測試基於開放標準RISC-V指令集架構的32位元CPU核心
瑞薩已開發設計並測試基於開放標準RISC-V指令集架構的32位元CPU核心

RISC-V是一種開放ISA,為具有靈活性、可擴展性、能效和開放的生態系統,在半導體產業迅速普及。許多MCU供應商正加速RISC-V產品的開發,瑞薩自行開發新的RISC-V核心,這種多功能CPU可以用作主要控制器或作為SoC、晶片中子系統甚至是深度嵌入式ASSP中的輔助核心。繼先前採用晶心(Andes)科技公司開發的CPU核心,推出32位元語音控制和馬達控制ASSP元件,以及RZ/Five 64位元通用微處理器(MPU)後,使瑞薩成為新興RISC-V市場先進的供應商。

瑞薩RISC-V CPU實現了令人印象深刻的3.27 CoreMark/MHz效能,優於市場上的類似架構。瑞薩目前向特定客戶提供基於新核心的樣品,預計2024年第一季推出首款基於RISC-V的MCU及相關開發工具。

關鍵字: CPU  瑞薩 
相關產品
瑞薩新款AnalogPAK可程式混合訊號IC可減少BOM成本
瑞薩與英特爾合作為新款Intel Core Ultra 200V系列處理器提供最佳化電源管理
AMD Instinct MI325X加速器提 提供HBM3E記憶體容量
是德科技可攜式800GE桌上型系統 適用於AI和資料中心互連測試
AMD擴展Alveo產品系列 推出纖薄尺寸電子交易加速卡
  相關新聞
» 貿澤開售TI新款車用乙太網路實體層收發器DP83TG721-Q1
» InnoVEX 2025沙龍座談 助新創搶攻亞洲市場
» 醫生實測:ChatGPT在診斷疾病方面更勝一籌
» 研究:成功掌握AI潛力的關鍵在於適應全球地緣政治與監管環境
» Red Hat收購Neural Magic 帶來生成式AI模型優化演算法
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
» 光通訊成長態勢明確 訊號完整性一測定江山
» 分眾顯示與其控制技術
» 新一代Microchip MCU韌體開發套件 : MCC Melody簡介

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BJ07TUT0STACUKK
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw