帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
意法和Memoir Systems整合突破性的記憶體技術和半導體製程技術
研發成果為嵌入式記憶體帶來更快的速度、更強的散熱性能及更簡單的設計

【CTIMES/SmartAuto 報導】   2013年11月26日 星期二

瀏覽人次:【1667】

半導體供應商意法半導體(STMicroelectronics,簡稱ST)宣佈與Memoir Systems的合作專案開發出革命性的演算法記憶體技術(Algorithmic Memory Technology)。新技術將用於製造採用完全空乏型矽絕緣層金氧半電晶體元件(fully-depleted silicon-on-insulator,FD-SOI)技術的專用積體電路(ASIC,application-specific integrated circuits)和系統單晶片(SoCs,Systems on Chips) 的內部記憶體。

當整合到採用FD-SOI製程的產品時,FD-SOI的功耗和性能優勢使Memoir Systems的演算法記憶體不會損失任何性能。此外,整合了FD-SOI的極低軟性錯誤率(SER,Soft Error Rate)和超低漏電流的優勢為包括網路、交通、醫療和航空等特定關鍵應用帶來獨特的價值主張(value proposition)。

意法半導體設計支援服務執行副總裁Philippe Magarshack表示:「與採用其它製程的元件相比,單獨使用FD-SOI製程的ASIC和SoC擁有更快的速度及更強的散熱性能。在增加了Memoir Systems的智慧財產權後,FD-SOI產品變得更加誘人,並使代碼移植變得更簡單。」

Memoir Systems共同創辦人暨執行長Sundar Iyer表示:「我們致力於突破性記憶體技術的開發以及更短設計週期和極高性能的實現,整合同等級中最好的演算法記憶體技術與FD-SOI平台對我們的客戶具有重要意義。代碼移植的簡易性結合我們有目共睹的優異性能,證實了FD-SOI可帶來更快的速度、更強的散熱性能及更簡單的設計。」

作為市場領先的ASIC大廠,意法半導體率先推出了完全空乏型矽絕緣層金氧半電晶體元件(FD-SOI)製程技術,擴大現有平面基板半導體製程的應用範圍,並簡化了晶片設計。FD-SOI電晶體提高了靜電特性,縮短了通道長度,因此工作頻率高於採用傳統CMOS製程的同等級晶體管。

關鍵字: 記憶體技術  半導體製程技術  ST(意法半導體
相關產品
意法半導體整合化高壓功率級評估板 讓馬達驅動器更小且性能更強
意法半導體新款750W馬達驅動參考板適用於家用和工業設備
意法半導體新車規單晶片同步降壓轉換器讓應用設計更彈性化
意法半導體新款車規直流馬達預驅動器可簡化EMI優化設計
意法半導體新開發板協助工業和消費性電子廠商加速雙馬達設計
  相關新聞
» ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
» ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度
» 意法半導體公布第三季財報 業市場持續疲軟影響銷售預期
» 意法半導體STM32C0系列高效能微控制器性能大幅提升
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
» Crank Storyboard:跨越微控制器與微處理器的橋樑
» 嵌入式系統的創新:RTOS與MCU的協同運作
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.145.103.100
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw