账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
广域电压范围操作之静态随机存取记忆体设计
工研院系统晶片科技中心专栏(1)

【作者: 繆俊偉,蔡孟庭】2009年02月03日 星期二

浏览人次:【14489】

Multi-VDD设计低功率SRAM

Multi-VDD设计低功率SOC系统

目前设计低功率SOC系统的主要方式,将操作速度需求不高的电路以较低VDD来设计,可大幅减低功率的消耗。要使用Multi-VDD的设计方法,标准细胞元件库(Standard cell library)需要重新萃取参数,技术难度不高。不过SOC系统一定会用到的静态随机存取记忆体(Static Random Access Memory:;SRAM)却没这么幸运,需要重新设计。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
22FDX制程为AR技术带来重大变革
PLD克服高常用系统的设计挑战
合纵连横的3D IC国际研究趋势(上)
WirelessHD、WiGig和WHDI三国鼎立!
3D IC应用市场核心技术TSV的概况与未来
相关讨论
  相关新闻
» CTIMES X MIC所长洪春晖:剖析2025关键趋势与挑战
» 强化自主供应链 欧盟13亿欧元支持义大利先进封装厂
» 持续推动晶片自造 美商务部拨67.5亿美元予三星、德仪及艾克尔
» 意法半导体生物感测创新技术进化下一代穿戴式个人医疗健身装置
» 迎战CES 2025新创国家队成军 国科会TTA领科研新创赴美


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CN157D2WSTACUKU
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw