账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
運用雲端運算簡化FPGA設計
 

【作者: J.P. Naude、Harnhua Ng】2014年04月28日 星期一

浏览人次:【10648】


随着FPGA元件尺寸的增加和内部设计密度提升的需求,时序收敛面临前所未有的挑战。由于各种建置工具难以跟上日益复杂的FPGA元件设计,这也让完成不同设计建置所需的时间越来越长[1]。为了加快完成设计案的速度,有些设计人员正采用云端运算的方法,比较和分析不同建置选项和使用者规范决策带来的影响。


最近,我们在南非的科学及产业研究协会(CSIR)完成了这样的一个分析过程。我们采用Plunify公司的云端加速晶片设计方法,为我们的设计找到了既可提供最快完成建置的时间,而且可得到最佳时序评分的各项参数。在深入探讨更多分析细节及所使用的工具前,让我们先了解一些背景。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
FPGA开启下一个AI应用创新时代
专攻低功耗工业4.0应用 可程式化安全功能添防御
以设计师为中心的除错解决方案可缩短验证时间
移动演算法 而非巨量资料
最大限度精减电源设计中输出电容的数量和尺寸
comments powered by Disqus
相关讨论
  相关新闻
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BMDYYXK6STACUK0
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw