帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
可加速產品上市時程的DDRI/II信號品質測試
 

【作者: Agilent】   2004年09月03日 星期五

瀏覽人次:【6860】

隨著DDR儲存技術的發展,工程師在工作中涉及到DDR的機會也越來越多,更多的公司,包括晶片設計、DIMM和系統廠商,正面臨著性能驗證和測試的難題。除了產品互通性問題和信號品質,工程師甚至還需要結合EDA設計軟體模擬分析電路信號完整性。


由於DDR自身信號的複雜性,包括差動時脈信號,數十路Data Strobe(DQS)和Data(DQ)信號,每一路都有高阻(Hi-Z)、邏輯高(1)和低(0)三種狀態(Tri-State),再加上五六路控制信號,十幾路位址信號,使得其性能驗證和測試變得極具挑戰性。本文將介紹如何透過示波器的DDR測試軟體,確認問題產生時對應的具體時間/時序和信號品質,和如何運用安捷倫EEsof ADS先進設計系統EDA,進行電路設計和模擬。


傳統測試方式困難重重
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
利用長期服務方案延長測試系統的生命週期
洞察關鍵 掌握趨勢
量測市場策略觀察 各有各的好
11ac測試難題迎刃而解!
安捷倫:量測儀器彈性化 一步一腳印
comments powered by Disqus
相關討論
  相關新聞
» Anritsu Tech Forum 2024 揭開無線與高速技術的未來視界
» 安立知獲得GCF認證 支援LTE和5G下一代eCall測試用例
» 資策會與DEKRA打造數位鑰匙信任生態系 開創智慧移動軟體安全商機
» 是德科技推動Pegatron 5G最佳化Open RAN功耗效率
» 是德科技PathWave先進電源應用套件 加速電池測試和設計流程


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BIAU4QAKSTACUK6
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw