使用可編程邏輯器件(PLD)的主要優勢之一是PLD提供了一個硬體平臺,在這個平臺上,在設計的早期就可以進行軟體發展、建構模型、系統層級模擬、知識產權(IP)內核整合和聯合驗證。現在,一類新的產品正在浮現出來,在複雜的單晶片系統(SoC)設計中,它將PLD在靈活性和產品面市時間上的優勢與預先設計好的處理器內核、記憶體和外部設置結合在一起,這在過去是不可能的。這些器件要求新的設計輸入和模擬工具,以及用於各種IP模組之高速周期精確的特性模型。
儘管PLD在規模、速度和複雜度方面都有所發展,但是,僅僅這些還不足以使可編程單晶片系統(SOPC)的設計得到普及。設計和提供使用方便的嵌入式處理器內核以及其他的硬式IP巨集功能或者IP軟式核心,從而提供ASIC所不具備的靈活性和產品面市時間優勢,也同樣是很重要的。這些預先設計好的內核,在SOPC設計中可以很容易地例化和模擬,它們的應用消除了冗長的內部開發和第三方IP授權的保護,從而加速了整個設計的流程。
解決系統層級問題的完整模型
...
...
使用者別 |
新聞閱讀限制 |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10則/每30天 |
5/則/每30天 |
付費下載 |
VIP會員 |
無限制 |
20則/每30天 |
付費下載 |