晶心科技宣布Rapid Silicon已采用带有DSP(数位讯号处理)/ SIMD(单指令多资料流) 扩充指令集的AndesCor D45,以及客制化扩充功能架构 (Andes Custom Extension, ACE) ,并获得晶心授权许可。
Rapid Silicon是一家源自开源技术,提供支援AI功能之特定领域应用的FPGA 供应商。晶心超纯量 8 级管线之D45 RISC-V 核心将以硬核的形式嵌入到 FPGA当中,以提供高速度的CPU。 ACE 架构中的 COPILOT (Custom-OPtimized Instruction deveLOpment Tools, 客制指令最隹化工具)允许设计人员设计自己的 CPU 指令,并且设定到 CPU硬核周边的FPGA闸当中;同时,COPILOT会将需要的全部软体开发工具,自动更新给使用者。
「我们很高兴为我们的客户提供具有DSP/SIMD 扩充指令集之晶心高效能 D45 处理器核心,它将使用在功率、性能和面积 (PPA) 均已针对特定领域进行最隹化的Rapid Silicon FPGA当中,并且将广泛地应用在电信、汽车、资料处理和工业电脑的垂直市场。」Rapid Silicon 董事长兼执行长 Naveed Sherwani 博士表示。「为了尽快启动我们具有雄心的目标--打造支援AI应用之最大且独立的FPGA 公司,我们需要已经完成晶片验证(silicon proven)的 IP,让我们可以快速轻松的将它加入到我们 FPGA板中。此外,拥有一个简易上手的 COPILOT 开发工具,将使 Rapid Silicon 只需要很少的额外设计时间,即可自行添加我们的客制化指令,这将大大缩短我们客户的上市时间。」
「我们非常欢迎 Rapid Silicon 选择晶心具有 DSP/SIMD 扩充指令集的 AndesCore D45,」晶心科技董事长兼执行长林志明表示:「D45 深受设计人员的欢迎,尤其是在开发高效能讯号处理的相关应用上。而 COPILOT是一个对使用者友善,可在RISC-V 架构下进行客制化扩充指令集,并且经过客户量产证明的开发工具。设计人员可利用COPILOT加速开发SoC,以实现最隹化的功耗性能面积和应用可程式化(programmability)的理想设计。我与Rapid Silicon 董事长兼执行长 Naveed Sherwani 博士在RISC-V国际协会董事会同为董事共事许久,深深了解其创建 Rapid Silicon的远见与愿景,我们预祝Naveed 的新产品能取得巨大的成功。」