帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
新思科技的實體合成整合於NEC的階層式設計流程當中
 

【CTIMES/SmartAuto 黃明珠 報導】   2002年01月10日 星期四

瀏覽人次:【881】

新思科技(Synopsys)十日宣佈其Chip Architect 與 Physical Compiler(TM) 產品已經整合於NEC科技的階層式設計流程當中,此項整合成功地實現使用NEC的0.13微米製程完成五百萬邏輯閘、166 MHz 多媒體大型積體電路(LSI)的晶片設計。在接下來的幾項計劃當中,NEC已經決定在其全球世界各地的設計中心,全面落實將Chip Architect 與 Physical Compiler(TM)整合於其階層式的設計流程當中。此舉將可為複雜的數百萬邏輯閘系統單晶片設計提供NEC最先進的矽晶技術─CB12(0.13微米製程) 以及更小的製程。

NEC科技系統大型積體電路(LSI)設計工程部首席經理Yoshitada Fujinam表示,「NEC 瞭解,支援更大規模的複雜晶片設計之設計環境,是能滿足客戶需求的最重要設計因素。而藉由實際使用NEC包含新思科技實體合成階層式設計流程的0.13微米製程來設計五百萬邏輯閘、166 MHz 多媒體大型積體電路(LSI)的晶片,我們確定:這項新的設計方法不只能夠支援設計環境的規模大小,同時還提供了我們所曾經歷過最佳的時序收斂。有鑑於此,以及其他許許多多的成功案例所示,NEC已經決定將Chip Architect 與Physical Compiler(TM) 納為我們新一代階層式設計流程的主要部分。」

新思科技表示,在使用Physical Compiler進行邏輯合成與配置之前,NEC 倚賴Chip Architect來進行來設計規劃與分析。而藉由使用Physical Compiler來進行區塊與晶片層級的時序收斂,NEC 已經發展出一套全晶片時序收斂的方法。

新思科技實體合成事業單位副總裁暨總經理Sanjiv Kaul表示,「NEC先進的矽晶技術,加上其成功設計出眾多複雜特殊應用晶片 (ASICs) 之悠久歷史,已經使NEC成為業界的領導先驅,NEC選擇新思科技邏輯合成方法為其標準的0.13微米製程階層式設計方法之核心,對於這項技術而言,無疑是一個很強而有力的背書。」

關鍵字: 新思科技  NEC  LSI設計  EDA 
相關新聞
新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
新思科技利用台積公司先進製程 加速新世代晶片創新
是德、新思和Ansys共同開發支援台積電N6RF+製程射頻設計遷移流程
NEC與能火、微軟推出全球首個「生成式AI貝多芬」
新思科技與台積電合作 在N3製程上運用從探索到簽核的一元化平台
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.146.152.147
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw